You are on page 1of 4

2.

Phân loại cổng Lôgic


+ Cổng AND loại Diode Logic (DL)

LS7 LS8 Lối vào A Lối vào B Lối ra C


1 1 1 1 1
1 0 1 0 0
0 1 0 1 0
0 0 0 0 0

- Giải thích nguyên tắc hoạt động của cổng AND loại DL :
+ Nếu đầu vào A và B ở mức 1 (5V) khi đó hai D1 và D2 được phân cực nghịch nên không có dòng
chạy qua hai diode này nên ở A.B sẽ có điện áp bằng điện áp 5V (Mức 1).
+ Nếu A ở mức 1 và B ở mức 0 lúc này D1 được phân cực nghịch và B được phân cực thuận nên
dòng từ điện trở qua D2 làm cho ở A.B ko có dòng điện ==> A.B = 0 (0V).
+ Tiếp tục nếu A mà ở 0V còn B ở mức 1 thì lúc này D1 được phân cực thuận và D2 được phân cực
nghịch, dòng điện sẽ từ điện trở qua D1 cũng làm cho A.B ko có dòng điện ==>A.B = 0 (0V).
+ Trườnghợp cuối cả hai đầu A và B đều ở mức 0 (0V) thì cả hai diode D1 và D2 đều phân cực thuận
nên dẫn dòng từ điện trở qua 2 diode làm cho đầu A.B ko có dòng điện ==> A.B = 0(0V).

+ Cổng NAND loại Resistor – Transistor Logic (RTL)


LS7 LS8 Lối vào A Lối vào B Lối ra C
1 1 1 1 0
1 0 1 0 1
0 1 0 1 1
0 0 0 0 1

- Giải thích nguyên tắc hoạt động của cổng NAND loại RTL :
- Phân tích ưu nhược điểm của sơ đồ.

+ Cổng NAND loại Diode – Transistor Logic (DTL)

LS7 LS8 Lối vào A Lối vào B Lối ra C


1 1 1 1 0
1 0 1 0 1
0 1 0 1 1
0 0 0 0 1
+ Cổng NAND loại Transistor – Transistor Logic (TTL)

LS7 LS8 Lối vào A Lối vào B Lối ra C


1 1 1 1 0
1 0 1 0 1
0 1 0 1 1
0 0 0 0 1

+ Cổng NAND collector hở

LS1 LS2 Lối vào A Lối vào B C (nối J1) C(không nối J1)
1 1 1 1 1 0
1 0 1 0 1 0
0 1 0 1 1 0
0 0 0 0 1 0

You might also like