You are on page 1of 15

Program Studi D3 Teknik Komputer

Fakultas Ilmu Terapan, Universitas Telkom

Fauzan Fajar Saputra D3TK-45-01 6702210018


Modul 4 : Rangkaian Sekuensial 1

4.1 Tujuan
Mahasiswa mampu mengetahui cara kerja Flip Flop dan membuat rangkaiannya.

4.2 Alat & Bahan


1. IC Gerbang Logika : IC TTL 74LS00, 7473, dan 7475
2. Data Sheet
3. Simulator

4.3 Dasar Teori


4.3.1 Rangkaian Sekuensial
Rangkaian sekuensial merupakan rangkaian yang outputnya mempengaruhi input
selanjutnya. Terdapat feedback terhadap rangkaian. Perbedaan antara rangkaian
kombinasional dan rangkaian sekuensial ditunjukkan pada Gambar berikut.

input Output input Output

4.3.2 SR-Latch
SR Latch merupakan rangkaian set-reset. Rangkaian ini dapat dibangun dengan menggunakan
NOR maupun NAND. Rangkaian SR merupakan dasar dari rangkaian Flip-flop. Adapun jenis
rangkaian dari SR dapat dilihat pada Gambar berikut.

Gambar 3 SR Latch

Dalam perkembangannya, SR latch dapat ditambahkan dengan input enable, dan akan
menghasil output yang sama dengan SR latch, rangkaian ini disebut Gated SR Latch.
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Gambar 4 Gated SR Latch

Pada Gambar 4, rangkaian menggunakan gerbang NAND.

4.3.3 D-FF
D-FF merupakan jenis flip-flop yang mengeluarkan data sesuai dengan inputnya.

Tabel kebenaran yang dihasilkan oleh DFF adalah sebagai berikut:

4.3.4 JK-FF
JK FF merupakan salah satu jenis FF yang memiliki blok diagram tabel kebenaran sebagai berikut :
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

4.3.5 T-FF
Sedangkan TFF atau biasa disebut dengan Toggle-FF memiliki blok diagram tabel kebenaran sebagai
berikut :

4.4 Prosedur Praktikum


1. Siapkan datasheet, Simulator (Projectboard, Jumper, IC, power supply, Signal
Generator, dan LED.)
2. Setting Signal generator dengan frekuensi=1 Hz(CLOCK 1HZ)
3. A. SR-latch

Buatlah rangkaian seperti skematik berikut, dengan IC7400

Koneksikan output ke LED, dan aktifkan LED. Catat kombinasi input dengan output.

B. D-FF

Rangkailah IC 7475 seperti pada skematik berikut:

Perhatikan jenis input dan output, apakah aktif HIGH atau LOW!
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Berilah input sesuai dengan tabel kebenaran yang ada di datasheet. Perhatikan kesesuaian
antara input, output, dan enable pada datasheet (input 0 berkorelasi dengan output dan
enable 0). Lakukan berbagai macam kombinasi input, catat hasilnya! Perhatikan input yang
mempengaruhi kombinasi output tertentu.

C. JK-FF dan T-FF

Rangkailah IC 7473 berdasarkan informasi-informasi pada datasheet. Sesuaikan input, output,


dan clocknya. Dengan IC yang sama, perlakukan IC tersebut sebagai TFF. Apa yang harus
dilakukan?

Catat hasilnya. Perhatikan kombinasi input dan output yang dihasilkan.

8. Catat hasilnya.

4.5 Latihan
1. Rancang rangkaian DFF dan TFF dari JKFF!

Rangkaian DFF

Rangkaian TFF

Rangkaian JKFF

4.6 Jurnal
A. Rangkaian SR latch
Pengamatan:
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom
IC yang digunakan: 7400
Jumlah IC yang digunakan: 1

Jumlah PIN
Fungsionalitas PIN:
Pin 1: Input Gate 1
Pin 2: Input Gate 1
Pin 3: Output Gate 1
Pin 4: Input Gate 2
Pin 5: Input Gate 2
Pin 6: Output Gate 2
Pin 7: Ground
Pin 8: Output Gate 3
Pin 9: Input Gate 3
Pin 10: Input Gate 3
Pin 11: Output Gate 4
Pin 12: Input Gate 4
Pin 13: Input Gate 4
Pin 14: VCC
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Jumlah input: 8
Jumlah output:4

Capture rangkaian simulator:

Tabel Kebenaran sesuai percobaan: (representasikan dalam ‘1’ dan’0’). Asumsi able
kebenaran dengan Enable Aktif.
LED mati (1/0):
LED nyala (1/0):

S R Q Q’
0 0 NC NC
0 1 0 1
0 0 NC NC
1 0 1 0
0 0 1 0
0 1 0 1
1 1 1 1
0 1 0 1
1 1 1 0
1 0 1 0
1 1 0 1
0 1 0 1
0 0 0 1
Tabel Kebenaran akhir
S R Q Q’
0 0 1 1
0 1 1 0
1 0 0 1
1 1 NC NC
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Link video hasil simulasi:


https://youtu.be/GEKGCF_v1Sc

Kesimpulan:
SR latch merupakan rangkaian berurut yang dapat dibuat dari rangkaian gerbang NOR
terkopel atau gerband NAND terkopel, namun pada pengamatan kali ini digunakan rangkaian
NAND terkopel. Hal ini dapat dibuktikan dari hasil percobaan berdasarkan table kebenaran
yang berada di atas. Dimana rangkaian SR-LATCH ini menggunakan 2 logictoggle yang
disambungkan ke 2 rangkaian NAND yang kemudian dikombinasikan kembali menggunakan
rangkaian NAND yang kemudian outputnya dihasilkan dengan menggunakan 2 buah lampu
LED-Yellow. Hasil dari table kebenaran menunjukkan ketika kedua input bernilai low akan
menghasilkan output high dan seterusnya hingga kedua input bernilai high menghasilkan
output tidak berubah (not change).

B. Rangkaian D-FF
Pengamatan:

IC digunakan:7475

Jumlah PIN 14
Fungsionalitas PIN:
Pin 1: Complement Q0 output
Pin 2: D0 Input
Pin 3: D1 Input
Pin 4: Enable 2/3
Pin 6: D2 Input
Pin 7: D3 Input
Pin 8: Complement Q3 output
Pin 9: Q3 output
Pin 10: Q2 Output
Pin 11: Complement Q2 output
Pin 13: Enable 0/1
Pin 14: Complement Q1 output
Pin 15: Q1 output
Pin 16: Q0 output

Jumlah input: 4
Jumlah output: 8
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom
Capture rangkaian simulasi
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam ‘1’ dan’0’).
Tampilkan juga display 7Segment untuk setiap kombinasi input
LED mati (1/0):
LED nyala (1/0):
D E Q Compliment Q
0 1 0 1
1 1 1 0
X L NC NC

Link video hasil simulasi:


https://youtu.be/keEvZG-8xr8

Kesimpulan:
D Flip-flop merupakan salah satu jenis Flip-flop yang dibangun dengan menggunakan Flip-flop RS.
Hal ini dapat dibuktikan dari hasil percobaan berdasarkan table kebenaran yang berada di
atas. Dimana rangkaian D-FF ini menggunakan 2 logictoggle yang disambungkan pada IC 7475
dengan D0 dan E0/1 sebagai input dari loggictoggle dan kemudian output nya adalah Q0 dan
compliment Q0 dimana outputnya menggunakan 2 buah LED Yellow yang dicocokan dengan
table kebenaran yang telah dibuat diatas.

C. Rangkaian JK-FF
Pengamatan:

IC digunakan: 7473

Jumlah PIN 14
Fungsionalitas PIN:
Pin 1: Clock 1 input
Pin 2: Clear 1 input
Pin 3: K1 input
Pin 4: VCC
Pin 5: Clock 2 input
Pin 6: Clear 2 input
Pin 7: J2 input
Pin 8: Compliment Q2 output
Pin 9: Q2 output
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom
Pin 10: K2 input
Pin 11: Ground
Pin 12: Q1 output
Pin 13: Compliment Q1 output
Pin 14: J1 input
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Jumlah input: 8
Jumlah output: 4

Capture rangkaian hasil simulasi:

Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam ‘1’ dan’0’).
Tampilkan juga display 7Segment untuk setiap kombinasi input
LED mati (1/0):
LED nyala (1/0):
CLK J K Q Compliment Q

0 0 NC NC

1 0 1 0

0 1 0 1

1 1 Toggle Toggle

Link video hasil simulasi:


https://youtu.be/Yte3XVckWUE
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom
Kesimpulan:
JK flip-flop merupakan sebuah komponen dasar suatu counter atau pencacah naik (up counter)
ataupun pencacah turun (down counter). Counter (rangkaian logika sekuensial yang dibentuk
dari flip-flop. Hal ini dibuktikan dari hasil percobaan diatas menggunakan IC 7473 dimana IC
tersebut disambungkan dengan input 1 buah clock, 2 buah logictoggle pada input J dan K yang
mana outputnya keluar dari Q dan compliment Q dengan menggunakan 2 buah LED-Yellow. Hasil
dari kombinasi dicocokan dengan table kebenaran yang telah dibuat diatas.
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

D. Rangkaian TFF

IC digunakan: 7473

Jumlah PIN
Fungsionalitas PIN:
Pin 1: Clock 1 input
Pin 2: Clear 1 input
Pin 3: K1 input
Pin 4: VCC
Pin 5: Clock 2 input
Pin 6: Clear 2 input
Pin 7: J2 input
Pin 8: Compliment Q2 output
Pin 9: Q2 output
Pin 10: K2 input
Pin 11: Ground
Pin 12: Q1 output
Pin 13: Compliment Q1 output
Pin 14: J1 input
Jumlah input: 2
Jumlah output: 2

Capture rangkaian simulasi:


Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom
Tabel Kebenaran sesuai percobaan: (asumsi aktif High, representasikan dalam ‘1’ dan’0’).
Tampilkan juga display 7Segment untuk setiap kombinasi input
LED mati (1/0):
LED nyala (1/0):
CLK J Q Compliment Q

0 NC NC

1 Toggle Toggle
Program Studi D3 Teknik Komputer
Fakultas Ilmu Terapan, Universitas Telkom

Link video hasil simulasi:


https://youtu.be/1s-CcHdBAP4

Kesimpulan:
Rangkaian T-FF merupkan rangkaian yang serupa dengan JK-FF, dimana input nya di paralel
menggunakan 1 logictoggle. Hal ini dibuktikan dari hasil percobaan diatas menggunakan IC 7473
dimana IC tersebut disambungkan dengan input 1buah clock, 1 buah logictoggle yang diparalelkan
pada input J dan K yang mana outputnya keluar dari Q dan compliment Q dengan menggunakan 2
buah LED-Yellow. Hasil dari kombinasi dicocokan dengan table kebenaran yang telah dibuat diatas.

E. Extra:…
……….
………..

DAFTAR PUSTAKA

● Thomas L.Floyd, 11th Edition (Global Edition) Digital Fundamental.Canada:Prentice Hall.


2015
● Datasheet IC7400
● Datasheet IC7475
● Datasheet IC7473

You might also like

  • Modul 5
    Modul 5
    Document2 pages
    Modul 5
    Sasmito W.R
    No ratings yet
  • MODULL5
    MODULL5
    Document8 pages
    MODULL5
    Sasmito W.R
    No ratings yet
  • Modul 2
    Modul 2
    Document23 pages
    Modul 2
    Sasmito W.R
    No ratings yet
  • Modul 4
    Modul 4
    Document8 pages
    Modul 4
    Sasmito W.R
    No ratings yet
  • Modul 3
    Modul 3
    Document10 pages
    Modul 3
    Sasmito W.R
    No ratings yet
  • Modul 1
    Modul 1
    Document17 pages
    Modul 1
    Sasmito W.R
    No ratings yet