You are on page 1of 5

Universidad de Nariño. Riascos Thomas, Quiroz Oscar. El transistor NPN como compuerta lógica.

El transistor NPN como compuerta lógica


Uso de transistores NPN para el desarrollo de compuertas lógicas
Riascos Thomas, Quiroz Oscar
Universidad de Nariño

II. COMPUERTA LÓGICA NAND


Resumen— A partir de la realización de montajes hechos
en simulación, uso de transistores NPN 2N2222 y el uso A. Configuración básica NAND con transistores
de distintas compuertas lógicas; se demostró uno de los 2N2222
principios de la electrónica digital además de la
utilización de los transistores en el desarrollo de
compuertas lógicas.
Para el desarrollo de los montajes hechos en simulación
se usarán los transistores 2N2222 y las compuertas
lógicas NAND y NOR, que posteriormente se usarán
para la construcción de compuertas NOT, AND, OR,
XOR, NAND y NOR.

I.INTRODUCCIÓN
Las Compuertas Lógicas son componentes electrónicos
que utilizan transistores dispuestos en arreglos especiales
para generar salidas de voltaje basadas en operaciones
booleanas. Estos circuitos ofrecen resultados que siguen
las reglas lógicas y son fundamentales en el diseño de
sistemas digitales y computadoras
El uso de transistores para la construcción de compuertas
lógicas se basa en su utilidad como interruptores rápidos.
Cuando ambos diodos base-emisor entran en conducción
suficiente para llevarlos a la saturación, el voltaje de
salida respecto a tierra está próximo a 5 voltios y se
puede usar como lógica alta.
El transistor NPN es un dispositivo electrónico que está
compuesto por tres regiones semi-conductoras inter-
conectadas N-P-N. Este elemento tiene por lo tanto tres
pines de conexión; pines que para el desarrollo de
compuertas lógicas serán usados como entradas y
salidas.

B. Configuración compuerta NOT mediante NAND


Universidad de Nariño. Riascos Thomas, Quiroz Oscar. El transistor NPN como compuerta lógica. 2

C. Configuración compuerta AND mediante NAND

E. Configuración compuerta XOR mediante NAND

D. Configuración compuerta OR mediante NAND


Universidad de Nariño. Riascos Thomas, Quiroz Oscar. El transistor NPN como compuerta lógica. 3

F. Configuración compuerta NOR mediante NAND

III. COMPUERTA NOR

A. Configuración básica NOR mediante


transistores 2N2222

B. Configuración compuerta NOT mediante NOR

C. Configuración compuerta OR mediante NOR


Universidad de Nariño. Riascos Thomas, Quiroz Oscar. El transistor NPN como compuerta lógica. 4

D. Configuración compuerta AND mediante NOR

E. Configuración Compuerta XOR mediante NOR


Universidad de Nariño. Riascos Thomas, Quiroz Oscar. El transistor NPN como compuerta lógica. 5

F. Configuración compuerta NAND mediante NOR

You might also like