You are on page 1of 11

전기전자 부품 및 소자 활용

오피 암프(OP Amp) 특성과


소자활용하기
학습내용

 오피 암프(OP Amp) 특성과 소자활용


 오피 암프(OP Amp) 특성과 소자활용 실습

학습목표

 연산 증폭기의 특성에 대해서 설명할 수 있다.


 연산 증폭기의 특성과 회로 동작에 대하여 실습할 수 있다.

2
▣ 오피 암프(OP Amp) 특성과 소자활용

1. 연산 증폭기의 개요
1) 연산 증폭기란
• 아날로그 컴퓨터에서, 연산 회로 소자나 회로를 연결해 연산기를 구성할 수 있는
회로
• 차동 증폭의 원리를 바탕으로 수 십 개의 트랜지스터를 IC형태로 설계한
이상적인 증폭기
• 구조 : 두 개의 입력단자와 하나의 출력단자
• 두 개의 입력
– 반전(Inverting) 입력
– 비 반전 입력
• 증폭도 : 외부에 접속되는 입력저항과 궤환 저항의 비율로 정해지며, 정확도가
매우 높음

• 연산 증폭기 사용
– 사칙연산이 가능한 회로를 구성 할 수 있어 연산자의 의미에서 연산
증폭기라고 부름
– 미분기 및 적분기 구현 가능

2) 이상적인 연산 증폭기
• 초기 가정 : 이상적이라고 가정하기
– 이상적인 것과 실제적인 것의 차이 발생
– 이상적인 경우의 동작특성 이해가 중요
– 이상적인 OP Amp(Operational Amplifiers)가 되려면, 증폭도, 입력 임피던스,
주파수 대역폭, 출력 등이 무한대로 커야 함

3
▣ 오피 암프(OP Amp) 특성과 소자활용

1. 연산 증폭기의 개요
3) 이상적인 연산 증폭기의 특징

• 전압이득이 무한대(Av = ∞)
• 입력 임피던스가 무한대(Rin = ∞)
• 출력 임피던스가 영(Rout = 0)
• 주파수 대역폭이 무한대(B = ∞)
• 입력 오프셋 전압 및 전류가 영(0)
• 온도에 따른 소자 파라미터 변동이 없어야 함

4
▣ 오피 암프(OP Amp) 특성과 소자활용

1. 연산 증폭기의 개요
4) OP AMP의 핀-아웃
• 오피 암프의 핏-아웃의 싱글(single) 패키지 : 8핀으로 연산 증폭기 1개 포함

• 쿼드 패키지 : 14핀으로 연산 증폭기 4개 포함

• 쿼드 패키지 : IC 칩의 다리 번호 부여 원칙
→ 반시계 방향으로 돌면서 인풋의 번호 증가

5
▣ 오피 암프(OP Amp) 특성과 소자활용

2. 오피 암프 기본 회로
1) 반전 증폭기
• 출력위상과 입력위상이 반대로 되는 증폭기로 부(-)입력 하나만 사용
• 입출력의 극성이 반대이므로 반드시 양 전원 사용

2) 비반전 증폭기
• 정(+)입력 단자에 신호를 가하면 동일한 극성의 출력이 나옴

6
▣ 오피 암프(OP Amp) 특성과 소자활용

2. 오피 암프 기본 회로
3) 전압 비교기
• 신호전압과 기준전압을 비교하거나 한 개의 큰 신호를 비교
• 두 입력단자에 각각 입력을 가하면 절대값이 큰 입력 쪽 극성에 따라 전원전압과
거의 같은 출력이 나타남
4) 차동 증폭기
• 접지되지 않은 두 입력단 사이의 전압차를 증폭하는 증폭기
• 외부저항으로 전압이득을 구함

5) 전압 플로어
• 전압이득이 1인 증폭기
• 입력전압과 출력전압이 같고, 입력 임피던스가 높고, 출력 임피던스가 낮아
구동회로의 부하효과를 높이는 버퍼(Buffer) 회로에 사용
6) 가산기
• 음의 값 이득을 얻기 위한 회로
• Vout - 중첩의 원리를 사용해 V1, V2, V3각각의 입력전압에 의해 생성된 출력의
단순함으로 표현
• V2, V3 를 비활성화시켜 하나의 입력 V1 과 저항R1, 궤환저항Rf 만이 존재하는 반전
형태 회로로 작동

7
▣ 오피 암프(OP Amp) 특성과 소자활용 실습

1. 실습준비
1) 실습준비물
• 실습사용재료
– IC Ua741, IC LM358, IC LM324 각 1개
– 저항 10KΩ, 20KΩ 각 1개
– 저항 100KΩ, 200KΩ 각 3개
2) 안전 유의사항
• 측정기의 단자를 무리하게 돌리지 않도록 주의하기
• 측정 시 허용치 이상의 입력을 가하지 않도록 주의하기
• 측정하기 전에 셀렉터 위치를 확인하기
• 오실로스코프 내에 직접 전류가 유입되지 않도록 주의하기
• 과도한 증폭비(증폭도 1000배) 이상과 입력신호 레벨이 10mV이하로 설계하지
않도록 주의하기
• 증폭도는 사용하고자 하는 OP Amp의 안정도와 잡음 정도를 고려해서 설계하기
• 입력 단자간에 10㏀ 이하의 저항 접속은 입력임피던스가 상대적으로 작아져
증폭도가 큰 회로 설계 시, 출력 전류가 저항에 의해 소비되어 증폭률이 부족하게
되는 경우가 발생하는 원인이 됨
• 수 10KHz 이상의 주파수 입력은 사용하지 않도록 주의하기(일정 주파수 이상
올라가게 되면 증폭도가 지수함수적으로 감쇠하게 됨)

8
▣ 오피 암프(OP Amp) 특성과 소자활용 실습

2. 반전 증폭기 실험하기
1) 실습순서
① 반전 증폭기 회로를 구성하고 직류전원 공급기와 오실로스코프 연결하기
② 오실로스코프와 함수 발생기를 사용하여 진폭 0.5V, 주파수 1kHz 인 신호를
만들어 연산 증폭기에 입력하기
③ 오실로스코프에 나타난 입력파형과 출력파형 그래프에 그리기

3. 비반전 증폭기 실험하기


1) 실습순서
① OP Amp = 741을 활용해 비 반전 증폭기 회로를 구성하고 직류전원 공급기와
오실로스코프 준비하기
② 오실로스코프와 함수 발생기를 사용하여 진폭 0.5V, 주파수 1kHz 인 신호를
만들어 연산 증폭기에 입력하기
③ 오실로스코프에 나타난 입력파형과 출력파형을 그래프에 그리기

9
▣ 오피 암프(OP Amp) 특성과 소자활용 실습

4. 차동 증폭기 실험하기
1) 실습순서
① 차동 증폭기 회로를 구성하고 직류전원 공급기와 오실로스코프 준비하기
② 오실로스코프와 함수 발생기를 사용하여 진폭 0.1V, 주파수 1kHz 인 신호를
만들어 연산 증폭기에 입력
③ 오실로스코프에 나타난 입력파형과 출력파형을 그래프에 그리기

10
핵심정리
 오피 암프(OP Amp) 특성과 소자활용
• 연산 증폭기
– 아날로그 컴퓨터에서, 연산 회로 소자나 회로를 연결하여 연산기를 구성할 수
있는 회로 이다.
• 반전 증폭기
– 입력과 출력의 위상이 반대로 나타난다.
• 비반전 증폭기
– 입력과 출력의 위상이 동 위상으로 나타난다.
• 전압비교기
– 신호전압과 기준전압을 비교하거나 한 개의 큰 신호를 비교한다.
• 차동 증폭기
– 접지되지 않은 두 입력단 사이의 전압차를 증폭하는 증폭기로 외부저항으로
전압이득을 구한다.
• 전압플로어
– 전압이득이 1인 증폭기로, 입력전압과 출력전압이 같다
– 입력 임피던스가 높고, 출력 임피던스가 낮아 구동회로의 부하효과를 높이는
버퍼회로에 사용된다.

 오피 암프(OP Amp) 특성과 소자활용 실습


• 반전증폭기는 입력과 출력이 반전되어 출력되는 증폭기로 부(-)입력 하나만
사용한다.
• 비반전 증폭기는 입력과 출력이 동 위상으로 출력된다.
• 전압비교기는 신호전압과 기준전압을 비교하는데 활용된다.
• 차동 증폭기는 외부저항으로 전압이득을 구한다.
• 전압플로어는 전압이득이 1로서 입력과 출력전압이 동일하다.

11

You might also like