You are on page 1of 9

ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

TP 01
Circuits Intégrés Spéciaux

But de la manipulation

Cette manipulation permet l'étude de différents types de circuits intégrés spéciaux : le


multiplexeur 74151, le décodeur 74155, l’Unité Arithmétique et Logique le 74181, le décodeur
BCD/7segments 7447 et l’encodeur Décimal/BCD 74147
L’étude des circuits multiplexeurs et décodeurs permet de montrer comment peut-on réaliser des
fonctions logiques avec de simples montages avec ces circuits.

Le Multiplexeur 74151

Le 74151 est un multiplexeur à 8 entrées (D0, D1 … D7).


Les entrées (C, B, A) permettent de sélectionner une entrée parmi les 8 D i à la sortie Y.
(Voir table de vérité ci dessus H=1 L=0 X= 0 ou 1).

Equation de sortie Y
___ __ _ _ _ __ _ _
Y = CBA D0 + CBA D1 + CBA D2 + CBA D3 + CBA D4 + CBA D5 + CBA D6 + CBA D7

Ce multiplexeur permet la réalisation des fonctions logiques à 4 variables :

Exemple F1(u, v, w, x)=  ( 0,4,5,9,15)


____ _ _ _ _ _ __
F1(u, v, w, x) = u v w x + u v w x + u v w x + u v w x + u v w x

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 1 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

L’ identification de l’équation de F2 avec celle de Y, ( C = u , B = v , A = w ) permet de


déterminer les valeurs des entrées Di (0 , 1 , x ou x)

C B A D0 D1 D2 D3 D4 D5 D6 D7
x  2  6 8 10 12 14
u v w x 1 3  7  11 13 15
x 0 1 0 x 0 0 x

_ _
D0 = x ; D1 = 0 ; D2 = (x + x)=1 ; D3 = 0 ; D4 = x ; D 5 = 0 ; D6 = 0 ; D7 = x ;

Le câblage suivant permet de réaliser la fonction logique F1.

CBA

Le Décodeur 74155
Le décodeur 74155 permet la sélection d’une sortie parmi huit.
Les entrées de sélection (C B A) permettent de mettre à l’état bas (0) la ligne de sortie Y (codée en
binaire par C B A)

Pour réaliser une fonction logique à 3 variables on peut utiliser ce décodeur (1 parmi 8) et
une porte logique NAND.

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 2 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Les 8 équations des sorties du décodeur en fonction de C B A permettent d’écrire toutes fonctions
logiques à 3 variables et la câbler sur ce décodeur avec une porte logique NAND.
Le schéma de câblage suivant permet de réaliser la fonction logique suivante :
F2(x, y, z)=  ( 1,2,4,7)
G

Travail demandé
Sur le simulateur Logique

1- Vérifier le fonctionnement des circuits multiplexeur (74151) et décodeur (74155) à partir de leur
table de vérité.

2- câbler la fonction F1 , F3 sur le multiplexeur et F2, F4 sur le décodeur

F3 (wxyz) =  ( 3,4,5,7,9,13,14,15) ; F4 (xyz) = xy + yz + xyz

Sur PC avec Logiciel WorkBench


Vérifier le Fonctionnement des circuits spéciaux suivants :

1 - L’ Unité Arithmétique et Logique (Arithmetic Logic Unit) 74181.


2 - le décodeur BCD/7segments 7447.

Voir les notices techniques des circuits à la fin du fascicule.

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 3 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 4 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 5 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 6 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 7 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 8 -


ESSTT- Formation Ingénieur GE - TP01 : Systèmes et circuits logiques

Préparé par : F. CHERIF et A. ZAAFOURI TP 01 Page - 9 -

You might also like