Professional Documents
Culture Documents
Fecha: 02/02/2012
Semestre: lll
Correo:
0
jm_barrososm@hotmail.com
NDICE
PAGS
1 INTRODUCCION 2 2 Familia lgicas...2 2.1 Caractersticas Generales de la Familia lgicas...2 3 Familia lgica TTL.....3 3.1 Subfamilia Lgica de TTL....3 4 Caractersticas de las series familias TTL..4 Familia TTL estndar............4 TTL de baja potencia (L). .4 TTL de alta velocidad (H).................4
TTL Schottky(S)4
TTL Schottky avanzada(AS)...........................................................................5 TTL Schottky avanzada de baja potencia (ALS).....................................5 4.1Tensin de alimentacin.6 4.2 Niveles de voltaje..6 5 Familia Lgica CMOS.6 5.1 Caractersticas de las series familias CMOS. .6 Familia CMOS estndar6 CMOS equivalente a TTL.8 CMOS de alta velocidad..8 CMOS de alta velocidad con entradas TTL.8 5.2 Tensin de alimentacin (+ VDD).9 5.3 Niveles de voltaje........ 9. 6 Circuitos integrados ECL.9 7 Familia LVDS. 10 8 Bibliografas11
1Introduccin
La electrnica Digital se fundamenta en transmitir y recibir informacin por medios de dos estados diferentes (altos y bajos) Existen dos grandes tecnologas TTL y CMOS
2 Familias Lgicas
Una familia lgica es un grupo de dispositivos digitales que comparten una tecnologa comn de fabricacin y tienen estandarizadas sus caractersticas de entrada y de salida; es decir, son compatibles entre s. Como consecuencia de la estandarizacin, la interconexin entre dispositivos lgicos de una misma familia es particularmente sencilla y directa: no requiere de etapas adicionales de acoplamiento.
La velocidad mide la rapidez de respuesta Las caractersticas ms importantes de un circuito digital son su velocidad, su consumo de potencia, su inmunidad al ruido y su confiabilidad. De las salidas de un circuito digital a cualquier cambio en sus entradas. El consumo de potencia mide la cantidad de corriente o de potencia que consume un circuito digital en operacin. La inmunidad al ruido mide la sensibilidad de un circuito digital al ruido electromagntico ambiental. La confiablidad mide el perodo til de servicio de un circuito digital
exclusivamente basndose en transistores NPN y PNP, diodos y resistencias. 3.1 La familia TTL o bipolar se divide en las siguientes categoras o Subfamilias Bsicas: TTL estndar. TTL de baja potencia (L). TTL de alta velocidad (H). TTL Schottky (S). TTL Schottky de baja potencia (LS). TTL Schottky avanzada (AS).
3
respectivamente. TTL Schottky(S) Se trata de evitar que los transistores alcancen el estado de saturacin. De esta manera se reduce el exceso de carga en la regin de base, de forma que se tardar menos en evacuarla cuando el transistor intente pasar al corte, lo que se traduce en un aumento considerable de la velocidad. TTL Schottky de baja potencia (LS).Comprende los dispositivos designados como 74LSxx, por ejemplo 74LS51 o 74LS373. Consume 5 veces menos potencia que TTL estndar y es igual de rpida. Esto se
4
debe a que utiliza transistores Schottky no saturados y valores de resistencia relativamente altos comparados con la serie 74S. TTL Schottky avanzada(AS). Comprende los dispositivos designados como 74ASxx, por ejemplo 74AS157 o 74AS240. Proporciona las ms altas velocidades que el estado actual de la tecnologa bipolar puede ofrecer (ms de 600 MHz) y su consumo es intermedio entre TTL estndar y TTL-LS (menos de 7mW por compuerta). TTL Schottky avanzada de baja potencia (ALS). Comprende los dispositivos designados en forma genrica como 74ALSxx, por ejemplo, 74ALS86 o 74ALS574. Consume la mitad de potencia de TTL LS y es dos veces ms rpida. Una compuerta 74ALS tiene tpicamente una disipacin de potencia del orden de 1mW y un tiempo de propagacin del orden de 4 ns. Tabla de la serie de la Familia TTL
SERIE TTL PREFIJO NEGADORC ON 6 COMPUERTAS
Standard TTL Schottky TTL Low-Power TTL High-Speed TTL Low-Power Schottky TTL Advanced Schottky TTL Advanced Low-Power Schottky TTL
Figura1
Figura2
4.1 Tensin de alimentacin (+ VCC). Los circuitos TTL en general, pueden operar con tensiones entre 4.75 V. y 5.25 V. Pero el valor nominal de la tensin de trabajo es de + 5 volts. 4.2 Niveles de voltaje. De 0 V. a 0.8 V. para el estado bajo. De 2.4 V. A 5 V. para el estado alto.
Utilizados por lo general para fabricar memoria RAM y aplicaciones de conmutacin, estos dispositivos se caracterizan por una alta velocidad de acceso y un bajo consumo de electricidad. Adems la familia lgica CMOS, utiliza transistores MOSFET complementarios canal N y canal P como elementos bsicos de conmutacin. Los circuitos integrados digitales fabricados mediante tecnologa CMOS se pueden agrupar en las siguientes categoras o subfamilias bsicas: CMOS estndar. CMOS equivalente a TTL (C). CMOS de alta velocidad (HC). CMOS compatible con TTL (HCT)
SERIE 4000B Se caracteriza por su baja disipacin de potencia (cerca de los 10nw por compuerta)y la velocidad que opera es de (menos de 10mhz) opera una con tensiones de alimentacin de los 3v a los 18 v e interpreta niveles de voltaje de entrada como se indica en la figura 3, es decir desde 0 hasta 1/3 de VDD como bajos (Os) y desde 2/3 de VDD hasta VDD como altos (1s). Consecuentemente, produce niveles de salida muy prximos a 0V para el estado bajo (0) y muy prximos a +VDD para el estado alto (1). En la figura 4 se muestra la estructura tpica de una compuerta CMOS.
Definicin de niveles lgicos y Mrgenes de ruido en CMOS
Figura3
Figura4
CMOS equivalente a TTL. Comprende los dispositivos designados como 74Cxx, por ejemplo 74C14 y 74C164: Los mismos son funcionalmente equivalentes a los de la serie TTL 74L y tienen la misma distribucin de pines. Es un 50% ms rpida que la serie 4000B, pero consume un 50% ms de potencia. Opera con tensiones de alimentacin desde 3V hasta 15V, excepto algunos casos particulares, y responde a niveles lgicos CMOS estndares.
CMOS de alta velocidad. Compren-de los dispositivos designados como 74HCxx, por ejemplo 74HC74 o 74HC259. Los mismos son funcionalmente equivalentes a los de la serie TTL 74LS, tienen la misma distribucin de pines y ofrecen velocidades de conmutacin
comparables. Opera con tensiones de alimentacin desde 2V hasta 6V y niveles lgicos CMOS estndares. Es la tecnologa que proporciona actualmente el mejor compromiso entre velocidad de operacin y consumo de potencia.
CMOS de alta velocidad con entradas TTL. Comprende los dispositivos designados como 74HCTxx, por ejemplo 74HCT04 o 74HCT374. Los mismos son funcionalmente equivalentes a los de la serie 74HC, operan con el mismo rango de tensiones de alimentacin y tienen la misma distribucin de pines, excepto que sus entradas son compatibles con niveles lgicos TTL. Es la mejor alternativa de que se dispone actualmente para convertir sistemas basados en lgica TTL a lgica CMOS.
74C
74C02
74HC
74HC02
Compuerta de Silicio CMOS, alta velocidad, terminales y elctricamente compatible con TTL
74HCT
74HCT02
74ACT
74HCT02
Figura5
5.2 Tensin de alimentacin (+ VDD). Tienen un amplio margen de tensin comprendido entre + 3 V. y + 18 V. 5.3 Niveles de voltaje De 0 V. a 0.3 VDD para el estado bajo. De 0.7 VDD a VDD para el estado alto.
vienen actualmente en cuatro series, denominadas MECL I, II, III y 10000, todas ellas fabricadas casi que exclusivamente por Motorola. En particular, un dispositivo MECL 10000, por ejemplo el MC10102, interpreta como 1s voltajes entre 0 y -1.105V, y como Os voltajes entre 1.475V y 5.2V. Consecuentemente, produce niveles de salida altos (s) entre 0 y -0.98V, y bajos (Os) entre -1.63V y -5.2V
7 Familia LVDS
La tecnologa de LVDS ofrece una seal diferenciada de la baja tensin de 330mV (mximo 450mV de 250mV minuto) y de los tiempos rpidos de la transicin. Esto permite que los productos traten las altas tarifas de datos que se extienden a partir de Mbps del 100 a mayor de 1 Gbps. Adems, la oscilacin de la baja tensin reduce al mnimo la disipacin de la potencia mientras que proporciona a las ventajas de la transmisin diferenciada. La tecnologa de LVDS se utiliza en dispositivos del programa piloto de lnea simple y de la capa fsica del receptor as como chipsets ms complejos de la comunicacin del interfaz. Los chipsets de la conexin del canal multiplexor y de mltiplex lneas de seales lentas de la TTL para proporcionar a un estrecho, velocidad, interfaz bajo de la potencia LVDS. Estos chipsets proporcionan a ahorros dramticos de los sistemas en costes del cable y del conector, tan bien como una reduccin en la cantidad de espacio fsico requerida para la huella del conector. Las soluciones de LVDS proveen de diseadores una nueva alternativa a solucionar problemas de alta velocidad del interfaz de la entrada-salida. LVDS entrega los mili vatios de los Mega bites para las aplicaciones hambrientas de la transmisin de datos de la anchura de banda de hoy y de maana.
10
Figura6
11
12
13
14
Interfaces de TTL a CMOS Una entrada CMOS es relativamente fcil de manejar a partir de una salida TTL cuando los dispositivos involucrados en la interface operan a partir de una misma fuente de + 5 V. Las caractersticas de corriente de salida de TTL son ms que adecuadas para manejar entradas CMOS. Slo deben hacerse compatibles los niveles de voltaje. Interface TTL estndar a CMOS con resistencia. La resistencia R acopla los niveles de voltaje de ambas familias. Su valor flucta entre 330 y 15 K. Un valor tpico es de 1 K.
Interface TTL-LS a CMOS con resistencia. La resistencia R acopla los niveles de voltaje de ambas familias. Su valor flucta entre 1.2 K y 15 K . un valor tpico es de 2.2 K.
Interface TTL a CMOS con 74HCT34. Los dispositivos de la familia 74HCT se disearon especficamente para interfazar dispositivos TTL a CMOS. Fig. 4.3 Interface de TTL a CMOS con 74HCT34 Interface de un dispositivo CMOS con un voltaje diferente de + 5V. Cuando el dispositivo CMOS opera a un voltaje de alimentacin diferente de + 5V, la interface entre una salida TTL, y una entrada CMOS es ms compleja, pero existen varias formas de hacerlo.
15
Interface de TTL a CMOS con colector abierto. Este mtodo emplea una salida de TTL de colector abierto de alto voltaje conectada a la entrada CMOS a travs de una resistencia de pull-up. Este mtodo es muy apropiado para muchas aplicaciones, pero presenta el inconveniente de ser muy susceptible al ruido. Fig. 4.4 Interface de TTL a CMOS con colector abierto. Interface bsica de TTL a CMOS con transistor. Una solucin ms adecuada es emplear un transistor de propsito general conectado en la configuracin de emisor comn. El transistor y las resistencias R1 y R2 desplazan los niveles 32 necesarios para operar los niveles de voltaje de la salida TTL, a los valores necesarios para operar la entrada CMOS. Fig. 4.5 Interface bsica de TTL a CMOS con transistor. Interface mejorada de TTL a CMOS. En esta interfaz se emplean dos resistencias (R1 y R2) en el circuito base para mejorar la inmunidad al ruido. El condensador C reduce el tiempo que dura un cambio en la salida TTL en manifestarse en la entrada CMOS. Es decir, mejora la velocidad de la interface. Fig. 4.6 Interface mejorada de TTL a CMOS. Interface de TTL a CMOS inmune al ruido. Esta interfaz se logra conectando un transistor de propsito general en la configuracin base comn. La ventaja de este montaje es su alta inmunidad al ruido. Entrada Fig. 4.7 Interface de TTL a CMOS inmune al ruido. Interfaces de CMOS a TTL Una salida CMOS puede manejar directamente una entrada 74LS 74L cuando ambos dispositivos operen a partir de una misma fuente de + 5 V. Entrada Fig. 4.8 Interface directa de CMOS a TTL-LS Interface directa de CMOS a TTL estndar. Una salida CMOS no puede manejar directamente una entrada TTL estndar debido a su limitada capacidad de corriente. Las nicas excepciones son los circuitos integrados 4001B y 4002B. Fig. 4.9 Interface directa de CMOS a TTL estndar. Interface de CMOS a TTL-LS con resistencia. Esta interface es una forma muy sencilla de conectar una salida CMOS a una entrada TTLLS. El diodo D bloquea el voltaje procedente de la salida CMOS cuando esta ltima est en el estado alto. La resistencia R hace alta la entrada TTL cuando el diodo queda inversamente
16
polarizado. Se emplea un diodo de germanio para mejorar la inmunidad al ruido. Fig. 4.10 Interface de CMOS a TTL-LS con resistencia. Interface de CMOS a TTL con buffer CMOS. Para poder manejar entradas TTL estndar, una buena solucin consiste en emplear un buffer. Se conecta la entrada TTL estndar a una salida CMOS mediante un buffer CMOS 4049 4050. Estos dispositivos manejan normalmente hasta dos entradas de la serie 74. Fig. 4.11 Interface de CMOS a TTL con buffer CMOS. Interface de CMOS a TTL con 40107B. El circuito integrado 40107B consta de dos compuertas NAND de 2 entradas de drenador abierto. Puede manejar voltajes de carga de + 20V y tiene, tpicamente una capacidad de corriente de salida de 136 mA. Trabaja con tensiones de alimentacin de + 3V hasta + 18V. Fig. 4.12 Interface de CMOS a TTL con 40107B Interface de CMOS a TTL con buffer CMOS. Una forma muy sencilla de conectar una salida CMOS a una entrada TTL consiste en emplear un buffer CMOS 4049 4050. Las entradas de estos dispositivos aceptan voltajes superiores al de alimentacin. En este caso, el 4049 recibe voltajes de entrada entre 0 V y 9V y suministran voltajes de salida entre 0 V y 5V. 36 Fig. 4.13 Interface de CMOS a TTL con buffer CMOS. Interface de CMOS a TTL con 40107B. Cuando los dispositivos involucrados en la interface operan a diferentes voltajes, una forma de interfazarlos es mediante un buffer de drenador abierto 40107B con resistencia de pull-up. El buffer opera a partir de la fuente de alimentacin del dispositivo CMOS. La resistencia de pull-up se conecta a la fuente del dispositivo TTL. Entrada Fig. 4.14 Interface de CMOS a TTL con 40107B. Interface de CMOS a TTL con transistor. Este mtodo emplea un transistor NPN de propsito general. Este transistor, en conjunto con sus resistencias de polarizacin (R1, R2 y R3), convierte niveles lgicos CMOS en niveles lgicos TTL. 37 Fig. 4.15 Interface de CMOS a TTL con transistor.
17