You are on page 1of 17

Amplificadores Operacionais

Parte III

Jadsonlee da Silva S
Jadsonlee.sa@univasf.edu.br
www.univasf.edu.br/~jadsonlee.sa

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Introduo
Problemas do amplificador de diferenas.
Resistncia de entrada baixa;
.

Dificuldade na variao do ganho diferencial.

Como resolver tais problemas?


Isolar os dois terminais de entrada utilizando buffers.

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Introduo
Utilizaremos dois buffers para resolver o problema da
resistncia de entrada.
Alm disso, utilizaremos buffers com ganho > 1.
O primeiro estgio (isolao) poder dar uma parte do
ganho e o segundo se preocupar com a funo de diferena.

Circuito amplificador de instrumentao.

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Amplificador de Instrumentao

R2
1 ( v I 2 vI 1 )
R1

Amplificador
de diferenas

Amplificador
no inversor

Ad

Primeiro estgio

Segundo estgio

R4
vO
R3

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

R2
1 vId
R1

Amplificador de Instrumentao
Desvantagens.
O sinal de modo comum vIcm amplificado no primeiro
estgio pelo mesmo ganho que vId amplificado.
Isso pode resultar na saturao do sinal.
Mesmo no saturando, o amplificador de diferenas
ter de tratar com sinais de modo comum elevados,
resultando na reduo do CMRR do amplificador.
Os dois amplificadores no inversores devem estar
perfeitamente casados caso contrrio, haver sinais
esprios Tal sinal ser amplificado no segundo estgio.
Universidade Federal do Vale do So Francisco - UNIVASF
Colegiado de Engenharia da Computao CECOMP

Amplificador de Instrumentao
Desvantagens.
Para variar o ganho Ad necessrio variar simultaneamente
dois resistores Devem estar perfeitamente casados.
Soluo destes problemas.

Desconectar
o ponto X do
terra.

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Amplificador de Instrumentao

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Amplificador de Instrumentao
Analisando o circuito.

i iR2 i2 R1

vI 2 vI 1 vId

2 R1
2 R1

vO 2 vO1 iR 2 i2 R1 iR 2

2 R2
vO 2 vO1 1
vId
2 R1

R4
R4
R2
vO
(vO 2 vO1 ) vO 1 vId
R3
R3
R1

Ad

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Operao dos Amp Ops para Grandes Sinais


Saturao da tenso de sada.
Os Amp Ops operam linearmente em uma faixa limitada de
tenso de sada Semelhante aos amplificadores com
transistores.
A sada satura em cerca de 2 V abaixo das fontes de
alimentao.
Exemplo: um Amp Op operando a partir de uma fonte
simtrica de 12V satura em 10 V e 10 V A tenso de
sada nominal (rated output voltage) 10V.
Deve-se projetar corretamente o circuito para evitar
ceifamento dos picos da forma de onda de sada.
Universidade Federal do Vale do So Francisco - UNIVASF
Colegiado de Engenharia da Computao CECOMP

Operao dos Amp Ops para Grandes Sinais


Limites de corrente de sada.
A corrente de sada do Amp Op limitada a um mximo
especificado no manual. Normalmente, 20 mA.
Se o circuito externo drenar uma corrente acima do
limite do Amp Op - A tenso de sada satura em um
nvel correspondente mxima corrente de sada
permitida.

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Operao dos Amp Ops para Grandes Sinais


Taxa Mxima de Variao da Tenso de sada ( Slew
Rate SR).
Taxa mxima de variao da tenso de sada em um Amp Op
real (V/s).

dvO
SR
|max
dt

Se um sinal de entrada demandar uma resposta na sada


maior que o SR, o Amp Op no atuar conforme esperado A
sada responder taxa mxima permitida.

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Operao dos Amp Ops para Grandes Sinais


Faixa de Passagem a Plena Potncia.
Conseqncia do Slew Rate.
Considere um sinal senoidal na entrada de um buffer com
ganho unitrio Haver uma distoro no linear deste
sinal se a freqncia e amplitude do sinal forem tais que a
resposta na sada necessite de uma variao acima do SR.

vI Vi sen t

SR

dvI
Vi cos t
dt
Mxima taxa de
variao do sinal

Ocorrncia da
distoro

Vi SR

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Operao dos Amp Ops para Grandes Sinais


Faixa de Passagem a Plena Potncia.
fM Freqncia na qual uma sada senoidal com amplitude
igual tenso de sada nominal do Amp Op comea a mostrar
distoro em virtude do SR.

fM

SR
2 Vo max
Tenso de sada
nominal do Amp Op

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Impedncia Eltrica
Impedncia (Z) a relao entre o valor eficaz da tenso
entre dois pontos de um circuito e o valor eficaz da corrente.
Z expresso como um nmero complexo.

Z R jX
Resistncia

Reatncia

Reatncia Capacitiva - X<0


X = Xc = -1/C.
Reatncia Indutiva X>0
X = XL = L.

Podemos expressar Z em funo de s = j Z(s).

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Configurao Inversora com Impedncias


Considere a configurao inversora com impedncias Z 1(s)
e Z2(s).

VO
Z 2 (s)

VI
Z1 ( s )

Podemos obter vrios circuitos importantes: veremos


dois deles utilizando resistores e capacitores.
Universidade Federal do Vale do So Francisco - UNIVASF
Colegiado de Engenharia da Computao CECOMP

Circuito Integrador Inversor


Integrador de Miller A sada a integral de entrada.

VO
1

VI
sCR

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

Circuito Diferenciador
A sada a derivada da entrada.

VO
sCR
VI

Universidade Federal do Vale do So Francisco - UNIVASF


Colegiado de Engenharia da Computao CECOMP

You might also like