You are on page 1of 23

FLIP FLOP

Kuliah ke 15
OUTLINES
FLIP-FLOP
R-S Flip Flop
J-K Flip Flop
J-K Master Slave
T Flip Flop
D Flip Flop
Flip-Flop (FF)
FF adalah rangkaian bistable, kedua outputnya
adalah stabil.
Rangkain FF mempertahankan kondisi
outputnya tanpa batas.
Dua kondisi yang LOW(0) ketika transistor
saturasi, dan HIGH (1) transistor cut-off
Nilai output dipertahankan tanpa batas,
sehingga FF memiliki memori.
Flip-Flop (FF)
Memiliki dua keluaran yang complement
R-S FF adalah FF dasar
R = RESET, keluaran menjadi LOW
S = SET, keluaran menjadi HIGH
FF RS dengan input LOW
FF RS dengan input HIGH
Persamaan Bolean S-R LOW
Persamaan Bolean S-R HIGH
Clocked RS FF
FF bekerja berdasarkan clock (CLK)
Clock : (1) Level triggered; (2) Edge triggered
Level triggered: output respon data pada
input ketika level clock HIGH (atau LOW)
Edge triggered: Output respon data pada
input ketika clock transisi dari LOW to HIGH
atau dari HIGH to LOW
RS FF HIGH input with CLK
RS FF LOW input with CLK
RS FF with Edge triggered CLK
Positive dan Negative Edge CLK
J-K FF
Kondisi terlarang (prohibit) pada SR FF diatasi
dengan mengganti kondisi menjadi kondisi
berlawanan (Toggle)
J-K with positive and negative Edge Triggered
CLK
FF with high and Low input
Realisasi JK FF dengan R-S FF
Master-Slave JK
JK with PRESET dan CLEAR
JK with PRESET dan CLEAR
FF T (Toggle)
FF T (Toggle)
D Flip-Flop
Reference
A. K. Maini, Digital electronics, Wiley.

You might also like