You are on page 1of 48

CHƯƠNG 3

KHUẾCH ĐẠI NHIỀU TẦNG

Tương ứng với chương 14 trong sách Microelectronic Circuit Design_Richard C. Jaeger & Travis N. Blalock
11/24/2021 1
Nội dung chương 3

3.1. Sơ đồ, chức năng, đặc điểm của các tầng


3.2. Sơ đồ tương đương một chiều của mạch khuếch đại nhiều tầng
3.3. Sơ đồ tương đương xoay chiều của mạch khuếch đại nhiều tầng
3.4 Tính toán hệ số khuếch đại điện áp toàn mạch
3.5.Tính toán hệ số khuếch đại dòng điện và công suất toàn mạch
3.6. Tính trở kháng ra của toàn mạch
3.7. Tính toán điều kiện khuếch đại tuyến tính của toàn mạch
3.8. Các phương pháp làm tăng hệ số KĐ điện áp

Tương ứng với chương 14 trong sách Microelectronic Circuit Design_Richard C. Jaeger & Travis N. Blalock
11/24/2021 2
Nội dung chương 3

3.9. Mạch khuếch đại nối trực tiếp: Mạch Darlington


3.10.Nguyên tắc tính toán tụ liên lạc và tụ thoát tín hiệu xoay chiều
3.11.Tính toán tụ trong mạch khuếch đại E chung và S chung
3.12.Tính toán tụ trong mạch khuếch đại C chung và D chung
3.13.Tính toán tụ trong mạch khuếch đại B chung và G chung

11/24/2021 3
3.1. Sơ đồ, chức năng, đặc điểm của các tầng
3.1. Chức năng, đặc điểm của các tầng
 MOSFET M1 hoạt động ở chế độ S chung cung cấp một trở kháng vào lớn
và hệ số khuếch đại điện áp trung bình.
 BJT Q2 hoạt động ở chế độ E chung, tầng thứ 2, cung cấp hệ số khuếch đại
điện áp lớn.
 BJT Q3, mạch chế độ C chung cung cấp trở kháng ra thấp và có hệ số
khuếch đại dòng lớn.
 Các điện trở phân cực được thay thế bằng
 Trở kháng vào và trở kháng ra của mạch khuếch đại được ghép với nhau
thông qua tụ C1, C3, C5 và C6.
 Tụ lọc C2 và C4 được dùng để tăng hệ số khuếch đại điện áp cực đại của
hai mạch khuếch đại đảo.
 Tụ liên lạc nội tầng C3 và C5 truyền tín hiệu ac giữa các mạch khuếch đại
và ngăn cách tín hiệu DC làm ảnh hưởng đến điểm tĩnh của transistors.
3.2. Sơ đồ tương đương một chiều
của mạch khuếch đại nhiều tầng

Sơ đồ tương đương một chiều của mạch khuếch đại nhiều tầng
3.3. Sơ đồ tương đương xoay chiều
của mạch khuếch đại nhiều tầng

Sơ đồ tương đương đối với tín hiệu nhỏ. Để đơn giản có thể bỏ tất cả ro vì ro>>
Bảng giá trị các thông số
3.4. Tính toán hệ số khuếch đại điện áp toàn mạch
3.5.Tính toán trở kháng ra

Để tìm trở kháng ra của mạch


khuếch đại, test voltage được đặt
vào đầu ra của mạch khuếch đại.
3.5.Tính toán trở kháng ra

Để tìm trở kháng ra của mạch


khuếch đại, test voltage được đặt
vào đầu ra của mạch khuếch đại.
3.6. Tính toán hệ số khuếch đại dòng điện và công suất

Dòng điện ở ngõ vào :

Và dòng ở ngõ ra:


3.6. Tính toán hệ số khuếch đại dòng điện và công suất

Dòng điện ở ngõ vào :

Và dòng ở ngõ ra:


3.7. Tính toán điều kiện khuếch đại tuyến tính của
toàn mạch

 Đối với tầng thứ nhất:


3.7. Tính toán điều kiện khuếch đại tuyến tính của
toàn mạch

 Đối với tầng thứ hai:


3.7. Tính toán điều kiện khuếch đại tuyến tính của
toàn mạch

 Đối với tầng thứ ba:


3.7. Tính toán điều kiện khuếch đại tuyến tính của
toàn mạch
 Đối với tầng thứ
nhất,

 Đối với tầng thứ


hai,

 Đối với tầng thứ ba,

 Toàn mạch,
3.12. Mạch khuếch đại nối trực tiếp:
Mạch Darlington

Mạch Darlington hoạt động tương tự


như một BJT, nhưng có hệ số khuếch
đại dòng điện bằng tích 2 hệ số
khuếch đại của 2 BJT thành phần.
Phân tích mạch DC: với bF1, bF2 >>1,

VBE của BJT tương đương = 2 điện áp


VBE thành phần .
3.12. Mạch Darlington npn

11/24/2021 23
3.13. Mạch Darlington pnp

11/24/2021 24
3.14. Mạch khuếch đại chế độ AB
TÍNH TOÁN TỤ LIÊN LẠC VÀ TỤ
THOÁT TÍN HIỆU XOAY CHIỀU

11/24/2021 26
3.13.Nguyên tắc tính toán tụ liên lạc
và tụ thoát tín hiệu xoay chiều

 Vì trở kháng của tụ tỉ lệ nghịch với tần số, nên trong khoảng tần số
thấp trở kháng của tụ tăng lên làm điện áp xoay chiều tổn hao trên tụ
tăng lên, do đó điện áp xoay chiều đưa vào mạch giảm đi.
 Để tính chọn các tụ, ta sử dụng phương pháp thời hằng ngắn mạch.
Nghĩa là khi tín toán giá trị một tụ thì nối tắt tất cả các tụ còn lại
 Nguyên tắc tính chọn tụ là giá trị trở kháng của tụ (tại tần số nhỏ nhất
trong băng thông) phải nhỏ hơn nhiều so với giá trị trở kháng tổng
(thông thường ta chọn nhỏ hơn hoặc bằng 1/10)

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 27


7/1/03 McGraw-Hill
Mạch khuếch đại E chung có Re và S chung có Rs

Sơ đồ mạch khuếch đại E chung Sơ đồ mạch khuếch đại S chung


có RE có RS

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 28


7/1/03 McGraw-Hill
28
3.14.Tính toán tụ trong mạch khuếch đại E
chung và S chung
Xét C1: cho vi=0 và cho tất cả
các tụ khác nối tắt
Nguyên tắc chọn C1 là trở kháng

của tụ C1 nhỏ hơn rất nhiều so

với trở kháng (RI+Rin) để tổn hao

trên C1 không đáng kể.

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 29


7/1/03 McGraw-Hill
3.14.Tính toán tụ trong mạch khuếch đại E
chung và S chung
Đối với mạch C-E,

Đối với mạch C-S,

C1 được chọn thỏa mãn điều kiện:

w được chọn bằng: = min

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 30


7/1/03 McGraw-Hill
3.14.Tính toán tụ trong mạch khuếch đại E
chung và S chung
C3 Đối với mạch C-E,

Đối với mạch C-S

C3 C3 được chọn thỏa mãn điều kiện:

w được chọn bằng: = min

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 31


7/1/03 McGraw-Hill
3.14.Tính toán tụ trong mạch khuếch đại E
chung và S chung
Trường hợp xác định C2, ta nối tắt các tụ
C1 và C3

C2

C2

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 32


7/1/03 McGraw-Hill
Nhắc lại các thông số mạch khuếch đại dùng
BIT
Nhắc lại các thông số mạch khuếch đại dùng
FET
Ví dụ tính toán tụ trong
mạch KĐ E chung và S chung
 Bài toán: Tính chọn các tụ liên lạc và tụ thoát xoay chiều C 1, C2 và C3?.
 Số liệu cho: f = 1000Hz, tất cả giá trị điện trở của mạch như dưới đây

Jaeger/Blalock Microelectronic Circuit Design


7/1/03 McGraw-Hill
Ví dụ tính toán tụ trong mạch
KĐ E chung và S chung

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 36


7/1/03 McGraw-Hill
Ví dụ tính toán tụ trong mạch
KĐ E chung và S chung

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 37


7/1/03 McGraw-Hill
Ví dụ tính toán tụ trong mạch
KĐ E chung và S chung
 Bài toán: Tính chọn các tụ liên lạc và tụ thoát xoay chiều C 1, C2 và C3?.
 Số liệu cho: f = 1000Hz, tất cả giá trị điện trở của mạch như dưới đây
 gm=0.491mS

gm=0.491mS

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 38


7/1/03 McGraw-Hill
Ví dụ tính toán tụ trong mạch
KĐ E chung và S chung
 Bài toán: Tính chọn các tụ liên lạc và tụ thoát xoay chiều C 1, C2 và C3?.
 Số liệu cho: f = 1000Hz, tất cả giá trị điện trở của mạch như dưới đây

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 39


7/1/03 McGraw-Hill
3.15.Tính toán tụ trong mạch khuếch đại
C chung và D chung
Đối với mạch C-C,

Đối với mạch C-D,

C1 được tính chọn như sau:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 40


7/1/03 McGraw-Hill
3.15.Tính toán tụ trong mạch khuếch đại C
chung và D chung
Đối với mạch C-C,
C3

Đối với mạch C-D,

C3
C3 được tính chọn như sau:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 41


7/1/03 McGraw-Hill
Ví dụ tính toán tụ trong mạch KĐ C chung và
D chung
 Bài toán: Tính chọn các tụ liên lạc và tụ thoát xoay chiều C 1, C2 và C3?.
 Số liệu cho: f = 1000Hz, tất cả giá trị điện trở của mạch như dưới đây

Đối với mạch C-C: Đối với mạch C-D:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 42


7/1/03 McGraw-Hill
3.16.Tính toán tụ trong mạch KĐ B chung và
G chung
Đối với mạch C-B,

Đối với mạch C-G,

C1 được tính chọn như sau:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 43


7/1/03 McGraw-Hill
3.16.Tính toán tụ trong mạch KĐ B chung và
G chung
Đối với mạch C-B,
C3

Đối với mạch C-G,

C3

C3 được tính chọn như sau:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 44


7/1/03 McGraw-Hill
3.16.Tính toán tụ trong mạch KĐ B chung và
G chung
Khi tính chọn C2 ta nối tắt các tụ C1 và
C3

C2

C2

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 45


7/1/03 McGraw-Hill
Ví dụ Tính toán tụ trong mạch KĐ B chung và
G chung
 Bài toán: Tính chọn các tụ liên lạc và tụ thoát xoay chiều C 1, C2 và C3?.
 Số liệu cho: f = 1000Hz, tất cả giá trị điện trở của mạch như trong hình

Đối với mạch KĐ C-B:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 46


7/1/03 McGraw-Hill
Ví dụ Tính toán tụ trong mạch KĐ B chung và
G chung

Đối với mạch KĐ C-G:

Jaeger/Blalock Microelectronic Circuit Design Chap 14 - 47


7/1/03 McGraw-Hill
Kết thúc chương 3

11/24/2021 48

You might also like