You are on page 1of 2

單元 B – 電腦系統基礎 第十一章 電腦系統的系統組(P.

2 - 33)
A. 電腦系統的部件(P.4) 輔助存貯設備
1. 系統組 System unit
※系統組是電腦中被稱為主機的部份 = 電路板 + 電源供應器 + 存貯設備
↘系統組的主電路板稱為主機板或母板(motherboard)
輸入設備 中央處理器 (ALU+CU) 輸出設備
與系統組連接的硬件 = 周邊設備
※周邊設備 = 輸入設備 + 輸出設備 + 存貯設備 + 通訊設備
↓ ↓ ↓ ↓
主記憶體 通訊設備
麥克風 + 顯示器 + SDHC 卡 + 寬頻調製解調器
B. 中央處理器 (CPU – Central Processing Unit) (P.5)
1. 中央處理器像電腦的「大腦」,主要工作是執行電腦程序的指令和處理數據以完成指定的工作。
中央處理器的角色 ※請留意箭頭的方向
2. 中央處理器處理數據的能力決定了電腦的整體性能。
3. 時鐘頻率 clock speed (P.13 , 14) 學校卷 REF 2010-11 2nd term test 丙 Q4
 中央處理器的速度以時鐘頻率量度,常用單位為 MHz,GHz 1KHz = 103Hz = 1,000 Hz 1 微秒(1ms) = 1×10-6 秒
 一個赫茲(Hz)指每秒一個時鐘周期。 常見範圍: 1GHz – 4GHz; 見例子。 1MHz = 106Hz = 1,000,000 Hz 1 納秒(1ns) = 1×10-9 秒
 Intel® Core™ i3-2120T Processor 2.60GHz | Intel® Core™ i7-3770S Processor 3.90GHz 1GHz = 109Hz = 1,000,000,000 Hz 1 微微秒(1ps) = 1×10-12 秒
4. 系統總線/匯流排 system bus (P.10)
※是連接系統中不同部件的佈線,可分為 3 種 數據總線 傳輸數據和指令
※中央處理器、主記憶體、輔助存貯設備和各周邊設備之間的數據可通過系統總線傳輸 位址總線 傳輸數據的來源位址和目的地位址
※總線大小決定每次可傳輸的數據位元數目。寬度越大,同時可傳輸數據量越多。
控制總線 指示數據傳輸的方向及協調數據傳輸的時序
※總線寬度範圍:8 – 64 位元(bits)
5. 字長 word length (P.15, 16)
 指中央處理器能同時處理的數據和指令的位元數目
 字長較長的優點: A. 能同時處理更多數據
B. 指令集能包含更多數目的指令
C. 指令集可包含更多複雜的指令
6. 評核中央處理器的指標:
指標 單位
時鐘頻率(匯流排速度) 赫茲 Hz
系統總線寬度 位元 bits
字長 位元 bits

新高中資訊及通訊科技 筆記 - 單元 B 第十一章 ©2012 – Wong Ting Keung, Simon 聯絡作者 Contact : wongtingkeung88@gmail.com Page 1
7. 中央處理器的部件,主要為 3 個:算術及邏輯部件(ALU) + 控制部件 (CU) + 寄存器 (Register) (P.6 - 9)
算術及邏輯部件(Arithmetic and Logic Unit) 控制部件(Control Unit) 寄存器 Register
描述  執行算術及邏輯運算  追蹤待執行的指令  中央處理器內的記憶單位
 算術運算:+、-、×、÷  監控和協調所有輸入或輸出運作和系統組  為 ALU 和 CU 提供存貯空間
 邏輯運算:「AND」、「OR」、「NOT」(比較數據)、判斷邏輯語句真假  執行步驟:取得指令→解譯指令→指示 ALU 執行  是為 CPU 提供數據存取的最快方法
各個種類的寄存器:
通用寄存器 GPR 控制寄存器 指令寄存器(CR: 程序計數器(CR: 記憶體位址寄存器 記憶體數據寄存器 狀態寄存器
(CR – control Instruction Program Counter) (CR: Memory Address (CR: Memory Data (Status Register)
register) Register) Register) Register)
描 匯編指令和機器碼 為控制部件提供臨時記 包含中央處理器 包含即將執行的 透過系統總線以協助中央處理器和主記憶體之  包含多個在執行指令時顯
述 包括累加器(AX)、基位址 憶體來控制指令的操作 所執行的指令 下一個指令得記 間的通訊的寄存器。 示狀態的標記位的寄存器
寄存器(BX)、計數器 包括 IR,PC,MAR,MDR 憶體位址  應用於條件測試和程序分
(CX)、數據寄存器(DX) 支的指令
C. 機器周期 Machine cycle (P.12):
動態隨機存取記憶體 DRAM 靜態隨機存取記憶體 SRAM
 是中央處理器執行一個指令的過程;包含三個子循環:讀取、解碼、執行
 在執行指令的最後階段,中央處理器會在執行喜愛一個指令前處理中斷 速度(時鐘頻率) 較低 較高
D. 主記憶體 Main memory (P.16 – 20) 成本 較低 較高
 主記憶體可直接存取 CPU 的數據,而無須經由任何輸入/輸出信道 耗電量 高於 SRAM 低於 DRAM
 通常安裝在主機板上,用來貯存 CPU 將會處理的數據/指令 容量 較小 較大
應用範圍 電腦的主記憶體、遊戲機 CPU 的快取記憶體、硬碟/打印機緩衝區、

特性 功能 ※ SDRAM 同步動態隨機存取記憶體 (2012 DSE PP Q2b(ii))


隨機存取記憶體 具易失性 暫存來自應用程序和 ※ 仍是 RAM 的一種,同樣有易失性
RAM (失去電源連接→數據隨之消失) 操作系統的數據和指令的集成電路 ※ 通常 DRAM 有一個非同步介面,而 SDRAM 有一個同步介面。
可升級能力低 →SDRAM 與 DRAM 比,可以有一個更複雜的操作模式。
唯獨記憶體 非易失性 永久貯存製造商提供的資料
ROM 可升級能力高 a. 引導程序:載入和啟動操作系統的必備程序
b. 基本輸入輸出系統(BIOS):
c. 供中央處理器各輸入輸出設備的數據傳輸工作
POST-Power-on-self-test 開機自我檢測
快取記憶體 容量較少, 為中央處理器提供常用指令和數據
Cache memory 一般與 CPU 結合或在其附近 →加速電腦的處理流程

新高中資訊及通訊科技 筆記 - 單元 B 第十一章 ©2012 – Wong Ting Keung, Simon 聯絡作者 Contact : wongtingkeung88@gmail.com Page 2

You might also like