You are on page 1of 23

N

Apple iPhone 8 Schematic

Diagram
Schematic
| | | | | | | | | | | |
||- ||- - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
|| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
||-
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
D

A
DATE

SYNC_DATE=06/19/2016

SIZE

D
2017-06-06

1 OF 80
1 OF 81
10.0.0
051-02159
APPD

- - -
||- - || ||-
||- ||- ||-
CK

DRAWING NUMBER

- - - - || - == - - - ||
|- - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|| - - ||- ||||
|| - - - - || |- ||
REVISION

||-
BRANCH

|- || ||
=|- - - - |-
SHEET
PAGE

1
1
DESCRIPTION OF REVISION

TABLE OF CONTENTS
SCH,MLB,D21
ENGINEERING RELEASED

- - -
||- - || ||-
||- ||- ||-
- - - - || - ==
NOTICE OF PROPRIETARY PROPERTY:

- - - ||
|- - - |- - -
||- |- |-
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

|- |-
||- ||- - |||| ||- - -
|||| - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

||- - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|- || ||
=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT


0008927012

IV ALL RIGHTS RESERVED


ECN

- - - - -
||- - || ||- - || ||-
||- ||- ||- ||- ||-
07/18/2016

11/28/2016
04/14/2017
04/14/2017
10/10/2016
04/14/2017
07/18/2016

11/28/2016

- - - - || - == - - - || == - - - ||
SYNC_MASTER=sync

|- - - |- - - - - |- - -
||- |- |- ||- |- |-
DRAWING TITLE

|- |-
||- ||- - |||| ||- - - |||| ||- - -
|||| - - ||- |||| - - ||- ||||
||- - - - - || |- || - - - - || |- ||
DATE

|- || || |- || ||
=|- - - - |- =|- - - - |-
REV

2
2

10

PROBE POINTS

- - -
||- - || ||-
D21_MLB_DOE

||- ||- ||-


- - - || == - - - ||
|- - - - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|||| - - ||- ||||
- - - - || |- ||
SYNC

||- |- || ||
=|- - - - |-
sync
sync
sync
sync

WIFI

TABLE_HIERARCHY_CONFIG_ITEM

TABLE_HIERARCHY_CONFIG_ITEM

TABLE_HIERARCHY_CONFIG_ITEM

TABLE_HIERARCHY_CONFIG_ITEM
TABLE_HIERARCHY_CONFIG_HEAD

- - -
||- - || ||-
||- ||- ||-
2017_06_06_17:14:31

2017_05_26_07:54:42

2017_05_16_02:56:32

2017_06_02_14:56:02

- - - - || - == - - - ||
|- - - |- - -
||- |- |-
SYNC_DATE/TIME

|- |-
||- ||- - |||| ||- - -
|||| - - ||- ||||
||- - - - - || |- ||
|- || ||
=|- - - - |-
3
3

BB: CONTROL & HS PERIPHERALS [6]

- - -
||- - || ||-
||- ||- ||-
- - - - || - == - - - ||
|- - - |- - -
|- |- ||- |- |-
HARD/

||- ||- - |||| ||- - -


SOFT

- - ||- ||||
S

S
|||| - - - - || |- ||
||- |- || ||
Sub Designs
=|- - - - |-
PMIC: CLOCKS & CONTROL

RFFE TO GPO TRANSLATOR

VERSION

0.122.0

0.50.0

0.20.0

0.35.0
UAT MATCH AND TUNER
PMIC: BUCKS & LDOS

BB: GPIOS & QLINK

SIM, DEBUG CONN


SYSTEM: I2C MAP
I/O: B2B DOCK

LOWER ANTENNA
UPPER ANTENNA

- - -
||- - || ||-
WiFiANTFeeds
QPOET MODULE
CONTENTS

||- ||- ||-


I/O: USB PD

TEST POINTS

SymbolPorts

- - - - || - == - - - ||
I/O: Hydra

FRONT PAGE
FRONT PAGE

|- - - |- - -
||- |- |-
HIERARCHY

BB: POWER

METROCIRC

|- |-
||- ||- - |||| ||- - -
COUPLER2

Guinness

|||| - - ||- ||||


UHB PAD

||- - - - - || |- ||
RADIOS

LB PAD
HB PAD

LB DSM
HB DSM

|- || ||
=|- - - - |-
page1

2G PA
XCVR
XCVR

GNSS
NFC

SUB-DESIGN NAME
6 18:57:04 2017

RADIO_MLB_FF
RADIO_MLB

4
4

WIFI_MLB
NFC_MLB
CSA
62

16
17
63
64
65
80

75

10
11
12
13
14
15

18
19
20
21
22

- - -
||- - || ||-
4
5
1

1
2
3
4
5
6
7
8
9

1
2
3
4
1

||- ||- ||-


- - - || == - - - ||
PAGE

|- - - - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|||| - - ||- ||||
||- - - - - || |- ||
66

68
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65

67

69
70
71
72
73
74
75
76
77
78
79
80
81

|- || ||
=|- - - - |-
LAST_MODIFICATION=Tue Jun

- - -
||- - || ||-

SOURCE PROJECT
||- ||- ||-
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017

04/14/2017

04/14/2017
04/14/2017

04/14/2017

04/14/2017
06/19/2016
02/24/2017
03/17/2017
04/14/2017
04/14/2017
09/19/2016
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017

04/14/2017

04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017
04/14/2017

04/14/2017
04/14/2017

04/14/2017
04/14/2017
- - - || == - - - ||
|- - - - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
- - ||- ||||

D21

D20

D21

D21
|||| - - - - || |- ||
||-
DATE

|- || ||
=|- - - - |-
5

5
-
||-
||-
- - - ||
|- - -
||- |- |-
test_mlb

|||| ||- - -
- - ||- ||||
- - - - || |- ||
SYNC

|- || ||
=|- - - - |-
sync

sync

sync
sync
sync

sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync

sync
sync
sync
sync
sync
sync
sync

sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync
sync

sync
sync
sync
- - -
||- - || ||-
||- ||- ||-
- - - - || - == - - - ||
|- - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|| - - ||- ||||
||-
|| - - - - || |- ||
|- || ||
=|- - - - |-

I/O: Overvoltage Cut-Off Circuit


D21 MLB - DVT (OK2FAB)

- - -

6
SYSTEM POWER: PMU Bucks (1/4)
SYSTEM POWER: PMU Bucks (2/4)
6

||- - || ||-
||- ||- ||-

SYSTEM POWER: PMU LDOs (3/4)

CAMERA: B2B Strobe + Buttons


- - - - || - == - - - ||
|- - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -

SYSTEM POWER: B2B Battery

SYSTEM POWER: B2B Cyclone

AUDIO: Speaker Amp Bottom


|||| - - ||- ||||
SYSTEM: BOM TABLES (1/2)
SYSTEM: BOM TABLES (2/2)

||- - - - - || |- ||

SYSTEM POWER: PMU (4/4)

CAMERA: FCAM + FOREHEAD

CG: B2B DISPLAY + TOUCH


|- ||

TABLE_5_HEAD

TABLE_5_ITEM

TABLE_5_ITEM
||
=|- - - - |-
SYSTEM:MECH COMPONENTS

CAMERA: Strobe Drivers

AUDIO: Speaker Amp Top


SYSTEM POWER: Charger

CAMERA: B2B Wide (KY)


CAMERA: B2B Tele (TN)
SYSTEM POWER: Iktara
SYSTEM POWER: Boost

I/O: Accessory Buck


AUDIO: CODEC (2/2)
SYSTEM: Testpoints

SOC: JTAG,USB,XTAL

AUDIO: CODEC (1/2)

CG: B2B ORB + MESA


TABLE OF CONTENTS

SOC: SERIAL + SMC

CAMERA: PMU (1/2)


CAMERA: PMU (2/2)
SOC: Power (1/3)
SOC: Power (2/3)
SOC: GPIO + UART

SOC: Power (3/3)

BOM OPTION
SOC: MIPI + ISP
BOOTSTRAPPING

- - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
CONTENTS

||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||-

ARC: Driver
- - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

?
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - -
||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
SOC: PCIE

SOC: LPDP

|- |-
||- ||- - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -

SOC: AOP

CG: Niki
CG: PMUs
|||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||

SENSORS
||- - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|- || || |- || || |- || || |- || || |- || || |- || ||

REFERENCE DESIGNATOR(S)
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-

NAND

SCH

PCB
CSA

27
10
11
12
13
14
15
16
17
18
19
26

28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
47
48
49
50
51
55
56
57
58
59
61
- - -
||- - || ||-
1
2
3
4
5
||- ||-
6 ||-
- - - - || - == - - - ||
7

PAGE

7
|- - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|| - - ||- ||||
||-
|| - - - - || |- ||

10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
|- || ||
=|- - - - |-
1
2
3
4
5
6
7
8
9
- - -
||- - || ||-

PCBF,MLB,D21
DESCRIPTION
||- ||- ||-

SCH,MLB,D21
- - - - || - == - - - ||
|- - - |- - -
|- |- ||- |- |-
||- ||- - |||| ||- - -
|| - - ||- ||||
||-
|| - - - - || |- ||
|- || ||
=|- - - - |-

QTY

1
051-02159

820-00846
PART#
- - -
||- - || ||-
||- ||- ||-
- - - - || - == - - - ||
|- - -
8

|- - -

8
|- |- ||- |- |-
||- ||- - |||| ||- - -
CR-1 : @MLB_LIB.MLB(SCH_1):PAGE1

|| - - ||- ||||
||-
|| - - - - || |- ||
|- || ||
=|- - - - |-
- - - - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||-
- - - - || - == == == == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||
-- -- -- |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - -

C
|-

A
B
- -
|- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
||- ||- - - |- - |- - |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
||- ||- ||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|||| |||| |||| |||| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
||- |||- |||- |||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
- |- - |- - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-
- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-
- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

|||-

|||-

|||-

|||-

|||-

|||-
|||-

|||-

|||-

|||-

|||-
|||-

|||-

|||-

|||-

|||-

|||-

|||-

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -
|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -
|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-
- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-
- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==
- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==
- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

||

||

||

||

||

||
||

||

||

||

||
||

||

||

||

||

||

||

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-
||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-
||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

-
||- - ||

||- - ||

||- - ||

||- - ||

||- - ||
||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||
||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

-
-

-
-

-
-

-
-

-
-

-
8 7 6 5 4 3 2 1
- |-
|||-
||||
||-
|--
--

EEEE Codes SOFT-TERM CAP SUB BOMS


==

TABLE_ALT_HEAD

TABLE_5_HEAD

PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:


PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION
PART NUMBER
TABLE_5_ITEM

TABLE_ALT_ITEM

825-7691 1 EEEE FOR (MLB,639-04441,JP,ULTRA) EEEE_J08R CRITICAL EEEE_ULTIMATE D21x Specific 685-00152 685-00151 BOM_TABLE_ALTS SUBBOM_CAP SUBBOM,MLB,CAP,SOFT,D21
TABLE_5_ITEM

TABLE_ALT_ITEM

825-7691 1 EEEE FOR (MLB,639-03377,JP,EXTREME) EEEE_HNV8 CRITICAL EEEE_EXTREME D21x Specific 138S00049 138S0831 TYPICAL_CAP ALL CAP,0201,2.2UF,6.3V,KYOCERA
To enable alt in SUBBOM
- |-

TABLE_5_ITEM

825-7691 1 EEEE_J08X CRITICAL EEEE_ULTIMATE_ROW D21x Specific


|||-

EEEE FOR (MLB,639-04442,ROW,ULTRA)


||||

D
||-

TABLE_5_ITEM TABLE_5_HEAD

D21x Specific
-

825-7691 1 EEEE FOR (MLB,639-03380,ROW,EXTREME) EEEE_HNVF CRITICAL EEEE_EXTREME_ROW PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION
|-
--
==

TABLE_5_ITEM

685-00151 1 SUBBOM,MLB,SOFT-TERM,D21 SUBBOM_CAP


TABLE_5_ITEM

AGNES OUTPUT 138S00159 9 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C2900,C2901,C2903,C2906,C2907,C2910-C2913 SOFT_CAP


TABLE_5_ITEM

138S0831 9 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C2900,C2901,C2903,C2906,C2907,C2910-C2913 TYPICAL_CAP

SOC AGNES INPUT 138S00159 15 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C2851-C2852,C2854-C2860,C2862-C2866,C2868 SOFT_CAP


TABLE_5_ITEM

TABLE_5_ITEM

TABLE_5_HEAD

138S0831 15 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C2851-C2852,C2854-C2860,C2862-C2866,C2868 TYPICAL_CAP


- |-

PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION


|||-

TABLE_5_ITEM

138S00159 10 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA SOFT_CAP


||||

TABLE_5_ITEM

C2870-C2872,C2874-C2876,C2970,C2971,C2980,C2981
339S00416 1 U1000 CRITICAL COMMON D21x Specific
||-

SoC,H,3GB 21nm DDR,B1


-

TABLE_5_ITEM
|-

138S0831 10 TYPICAL_CAP
--

CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C2870-C2872,C2874-C2876,C2970,C2971,C2980,C2981
==

TABLE_ALT_HEAD TABLE_5_ITEM

PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS: T2 138S00159 2 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C3351,C3352 SOFT_CAP
PART NUMBER
TABLE_5_ITEM

TABLE_ALT_ITEM

138S0831 2 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C3351,C3352 TYPICAL_CAP


339S00415 339S00416 BOM_TABLE_ALTS U1000 SoC,M,3GB 20nm DDR,B1 TABLE_5_ITEM

TABLE_ALT_ITEM

SENSORS 138S00159 3 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C3602,C3611,C3622 SOFT_CAP


339S00417 339S00416 BOM_TABLE_ALTS U1000 SoC,S,3GB 20nm DDR,B1
=|-

=|-
TABLE_5_ITEM
|-

|-
TABLE_ALT_ITEM

138S0831 3 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C3602,C3611,C3622 TYPICAL_CAP


- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
339S00418 339S00416 BOM_TABLE_ALTS U1000 SoC,S,3GB 1xnm DDR,B1
- - ||- ||||

- - ||- ||||
||

||
TABLE_5_ITEM
|||| ||- - -

|||| ||- - -
- |-

TABLE_ALT_ITEM

138S00159 5 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C3791,C3795-C3798 SOFT_CAP


||- |- |-

||- |- |-
ANSEL INPUT
339S00429 339S00416 U1000 SoC,H,3GB 20nm DDR,B1

||
|||-

||

BOM_TABLE_ALTS
|- - - - -

|- - - - -
- - - || ==

- - - || ==
||||

TABLE_5_ITEM
||- ||-

||- ||-
138S0831 5 TYPICAL_CAP
||-

TABLE_ALT_ITEM

CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C3791,C3795-C3798
||- - ||

||- - ||
-

339S00430 339S00416 BOM_TABLE_ALTS U1000 SoC,M,3GB 20nm DDR,B1


|-

-
--

TABLE_5_ITEM

RCAM B2Bs
138S00159 3 SOFT_CAP
==

CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA
TABLE_ALT_ITEM

C3909,C3925,C3926
-

-
339S00431 339S00416 BOM_TABLE_ALTS U1000 SoC,S,3GB 20nm DDR,B1 TABLE_5_ITEM

TABLE_ALT_ITEM

138S0831 3 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C3909,C3925,C3926 TYPICAL_CAP


339S00432 339S00416 BOM_TABLE_ALTS U1000 SoC,S,3GB 18nm DDR,B1 TABLE_5_ITEM

FOREHEAD B2Bs
138S00159 2 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C4250,C4261 SOFT_CAP
TABLE_5_ITEM

138S0831 2 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C4250,C4261 TYPICAL_CAP


C STROBE B2Bs 138S00159 1 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C4303 SOFT_CAP
TABLE_5_ITEM

TABLE_5_ITEM

SIPs 138S0831 1 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C4303 TYPICAL_CAP


TABLE_5_ITEM

TABLE_ALT_HEAD AUDIO 138S00159 5 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C4805,C4809,C4914,C4926,C4929 SOFT_CAP


PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS: TABLE_5_ITEM

PART NUMBER
138S0831 5 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C4805,C4809,C4914,C4926,C4929 TYPICAL_CAP
TABLE_ALT_ITEM

TABLE_5_ITEM

339M00011 339M00010 BOM_TABLE_ALTS M5500 NIKI, STATS SIP D21x Specific 138S00159 5 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C5016,C5018,C5134,C5029,C5136 SOFT_CAP
TABLE_ALT_ITEM

TABLE_5_ITEM

339M00013 339M00012 BOM_TABLE_ALTS M4100 HUNT, STATS SIP 138S0831 5 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C5016,C5018,C5134,C5029,C5136 TYPICAL_CAP
TABLE_5_ITEM
=|-

MOJAVE 138S00159 1 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C5611 SOFT_CAP


|-
- - - - ||
--

TABLE_5_ITEM
- - ||-
||

138S0831 1 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C5611 TYPICAL_CAP


|||| ||-
||- |-

TABLE_5_ITEM
|- - -
- - - ||

DISPLAY B2Bs 138S00159 4 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C5700,C5705,C5716,C5721 SOFT_CAP


||- ||-
||- - ||

TABLE_5_ITEM
-

138S0831 4 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C5700,C5705,C5716,C5721 TYPICAL_CAP


-

TABLE_5_ITEM

ORB/MESA B2Bs 138S00159 5 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C5802-C5804,C5811,C5880 SOFT_CAP


TABLE_5_ITEM

138S0831 5 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C5802-C5804,C5811,C5880 TYPICAL_CAP


TABLE_5_ITEM

MAMBA LDO 138S00159 1 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C5890 SOFT_CAP

=|-

=|-
TABLE_5_ITEM

|-

|-
138S0831 1 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C5890 TYPICAL_CAP

- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
- - ||- ||||

- - ||- ||||
||

||
TABLE_5_ITEM

|||| ||- - -

|||| ||- - -
138S00159 5 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C6320,C6321,C6322,C6323,C6324 SOFT_CAP

||- |- |-

||- |- |-
ACC BUCK OUTPUT

||

||
|- - - - -

|- - - - -
- - - || ==

- - - || ==
TABLE_5_ITEM

||- ||-

||- ||-
138S0831 5 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C6320,C6321,C6322,C6323,C6324 TYPICAL_CAP

||- - ||

||- - ||
-

-
TABLE_5_ITEM

138S00160 4 CAP,SOFT-TERM,10UF,10V,0402,MURATA C4907,C4903,C4904,C4931 SOFT_CAP

-
B
TABLE_5_ITEM

138S0979 4 CAP,TYPICAL,10UF,10V,0402,MUR/KYO C4907,C4903,C4904,C4931 TYPICAL_CAP


TABLE_5_ITEM

CHESTNUT LDO 138S00160 5 CAP,SOFT-TERM,10UF,10V,0402,MURATA C5600,C5602,C5603,C5702,C5703 SOFT_CAP


TABLE_5_ITEM

138S0979 5 CAP,TYPICAL,10UF,10V,0402,MUR/KYO C5600,C5602,C5603,C5702,C5703 TYPICAL_CAP


TABLE_5_ITEM

RCAM (TELE) 138S00159 2 CAP,SOFT-TERM,2.2uF,6.3V,0201,KYOCERA C4025,C4026 SOFT_CAP


TABLE_5_ITEM

138S0831 2 CAP,TYPICAL,2.2UF,6.3V,0201,MURATA C4025,C4026 TYPICAL_CAP

IKTARA DIODES SUB BOMS

=|-
TABLE_ALT_HEAD

|-
PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:

- - - - || |- ||
- - - |-
PART NUMBER

- - ||- ||||
||

|||| ||- - -
TABLE_ALT_ITEM

||- |- |-
685-00172 685-00171

||
BOM_TABLE_ALTS SUBBOM_DS SUBBOM,MLB,SCHOTTKY DIODES,ONSEMI,D21

-
#31526972: Update Iktara Diodes APNs

-
TABLE_5_HEAD

PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION


TABLE_5_ITEM

Footprint is ONSEMI
685-00171 1 SUBBOM,MLB,SCHOTTKY DIODES,DIODES,D21 SUBBOM_DS
TABLE_5_ITEM

371S00133 4 DIODES,SHOTTKY DIODE,30V,2A,0603 D3400,D3401,D3402,D3403 DIODES_DS Primary is DIODES


TABLE_5_ITEM

371S00132 4 ONSEMI,SHOTTKY DIODE,30V,2A,0603 D3400,D3401,D3402,D3403 ONSEMI_DS

=|-
|-
- - - - || |- ||
- - - |-

- - ||- ||||
||

|||| ||- - -
A A

||- |- |-
||
SYNC_MASTER=sync SYNC_DATE=02/24/2017

-
PAGE TITLE

SYSTEM: BOM TABLES (1/2)

-
DRAWING NUMBER SIZE

051-02159 D
Apple Inc. REVISION

10.0.0
NOTICE OF PROPRIETARY PROPERTY:

=|-
BRANCH

|-
- - - - || |- ||
- - - |-
THE INFORMATION CONTAINED HEREIN IS THE

- - ||- ||||
||
PROPRIETARY PROPERTY OF APPLE INC.

|||| ||- - -
THE POSESSOR AGREES TO THE FOLLOWING: PAGE

||- |- |-
2 OF 80

||
I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE
II NOT TO REPRODUCE OR COPY IT

-
SHEET
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART
2 OF 81

-
IV ALL RIGHTS RESERVED

7 2 1
=|-

=|-

=|-

=|-

=|-

=|-

=|-
=|-

=|-

=|-

=|-

=|-

|-

|-

|-

|-

|-

|-

|-
|-

|-

|-

|-

|-

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||
- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - |-
- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-
- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||
- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

||

||

||

||

||

||

||
||

||

||

||

||

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -
|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-
||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||

||

||

||

||

||

||
||

||

||

||

||

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -
|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||
- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||
||- ||

||- ||

||- ||

||- ||

||- ||

-
||-

||-

||-

||-

||-

||-
||-

||-

||-

||-

||-

-
-

-
|||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - || |- |||- - ||
|||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |-
||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- -
- |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |-
|| || || || || || || || || || || || || || ||
- - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - - - ||- - -
== - || == - || == - || == - || == - || == - || == - || == - || == - || == - || == - || == - || == - || == - || == - ||
- - - - - - - - - - - - - - -

7 6 5 4 3 2 1 =|-
-- --
|-
||- - -
- |- - || ||||||
|||- ||- || -
|||| - |-
||- -
- |-
-

NAND BOM Options ZRB Caps


TABLE_5_HEAD
Multi-Vendor Criticals
TABLE_CRITICAL_HEAD TABLE_CRITICAL_HEAD

PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION


TABLE_5_HEAD

CRITICAL PART# COMMENT CRITICAL PART# COMMENT


PART# QTY DESCRIPTION REFERENCE DESIGNATOR(S) CRITICAL BOM OPTION
TABLE_5_ITEM

TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_5_ITEM

138S0683 1 1uF,25V,0402,X5R,10% C3301 CRITICAL COMMON 377S0106 SUPPR,TRANS,VARISTOR,12V,33PF,01005 132S0288 CAP,CER,X5R,0.1UF,10%,16V,0201


335S00287 1 NAND,H,ULTRA,TLC U2600 CRITICAL ULTIMATE =|-
TABLE_5_ITEM TABLE_CRITICAL_HEAD
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

|-
335S00240 1 NAND,H,EXTREME,TLC U2600 CRITICAL EXTREME CRITICAL PART# COMMENT
197S0446 XTAL,24MHZ,30PPM,9.5PF,60 OHM MAX,1612 132S0275 CAP,CER,X5R,470PF,10%,10V,01005 -- --
||- - -
TABLE_CRITICAL_ITEM
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

- |- - || ||||||
138S00185 MUR,CAP,ZRB,2.2UF,25V,0402 155S0576 FERR BD,10 OHM,50%,750MA,0.07 DCR,01005 132S0249 CAP,CER,X7R,220PF,10%,10V,01005 |||- ||- || -
|||| - |-

D
||- -
TABLE_ALT_HEAD TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_CRITICAL_ITEM

D
PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:
138S00186 MUR,CAP,ZRB,4.7UF,25V,0603 155S00168 FLTR,NOISE,65 OHMZ,3.4OHM,0.7-2GHZ,0605 132S0245 CAP,CER,X5R,0.01UF,10%,6.3V,01005 - |-
PART NUMBER -
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

138S0979 CAP,CER,X5R,10UF,20%,10V,0402,H=0.65MM 132S00093 CAP,X5R,0.022UF,20%,6.3V,01005


335S00284 335S00287 BOM_TABLE_ALTS U2600 T,1z,ULTIMATE
TABLE_ALT_ITEM
Global R/C Alternates 138S0692 CAP,CER,X5R,1UF,20%,6.3V,0201
TABLE_CRITICAL_ITEM

132S00025 CAP,CER,X5R,0.047UF,20%,6.3V,01005
TABLE_CRITICAL_ITEM

335S00285 335S00287 BOM_TABLE_ALTS U2600 T,BiCS3,ULTIMATE TABLE_ALT_HEAD TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS: TABLE_CRITICAL_HEAD 138S0683 CAP,CER,X5R,1UF,10%,25V,0402 132S00008 CAP,CER,0.1UF,10%,50V,X7R,0402
335S00288 335S00287 BOM_TABLE_ALTS U2600 S,BiCS3,ULTIMATE PART NUMBER
CRITICAL PART# COMMENT TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM TABLE_ALT_ITEM

TABLE_CRITICAL_ITEM 138S0652 CAP,CER,X5R,4.7UF,20%,6.3V,H=0.65MM,0402 131S0883 CAP,CER,NP0/C0G,220PF,2%,50V,0201 =|-


335S00286 335S00287 BOM_TABLE_ALTS U2600 SS,3Dv4,ULTIMATE 118S0764 118S0717 BOM_TABLE_ALTS ALL RES, 3.92K, 0.1%, 0201
118S0717 RES, 3.92K, 0.1%, 0201 |-
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

-- --
TABLE_ALT_ITEM TABLE_ALT_ITEM

138S00070 CAP,X5R,4.7UF,20%,25V,0402 131S0804 CAP,CER,27PF,5%,C0G,25V,0201 ||- - -


335S00228 335S00240 BOM_TABLE_ALTS U2600 T,BiCS3,EXTREME 138S0648 138S0652 BOM_TABLE_ALTS ALL CAP,X5R,4.7UF,6.3V,0.65MM,0402,TAIYO
TABLE_CRITICAL_ITEM

- |- - || ||||||
138S0652 CAP,X5R,4.7UF,6.3V,0.65MM,0402 |||- ||- || -
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM TABLE_ALT_ITEM

138S00014 CAP,CER,1UF,20%,16V,X5R,0201,H=0.39MM 131S0307 CAP,CER,NP0/C0G,100PF,5%,16V,01005 |||| - |-


335S00247 335S00240 BOM_TABLE_ALTS U2600 S,BiCS3,EXTREME 138S00024 138S0986 BOM_TABLE_ALTS ALL CAP,CER,3-TERM,7.5UF,20%,4V,0402,TAIYO/TDK
TABLE_CRITICAL_ITEM

||- -
138S0706 CAP,CER,X5R,1UF,20%,6.3V,0201 TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

- |-
TABLE_ALT_ITEM TABLE_ALT_ITEM

132S0664 CAP,CER,0.047UF,10%,25V,X5R,0201 131S0225 CAP,CER,NP0/C0G,15PF,5%,16V,01005 -


335S00276 335S00240 BOM_TABLE_ALTS U2600 SS,3Dv4,EXTREME 138S0706 138S0739 BOM_TABLE_ALTS ALL CAP,CER,1UF,20%,10V,X5R,0201,MURATA
TABLE_CRITICAL_ITEM

132S0400 CAP,CER,X5R,0.22UF,20%,6.3V,01005 TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

132S0663 CAP,CER,X5R,1UF,10%,25V,0402 131S0223 CAP,CER,NP0/C0G,27PF,5%,16V,01005


138S0945 138S0739 BOM_TABLE_ALTS ALL CAP,CER,1UF,20%,10V,X5R,0201,KYOCERA
TABLE_CRITICAL_ITEM

138S0831 CAP,CER,X5R,2.2UF,20%,6.3V,0201 TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

132S0534 CAP,CER,X5R,0.1UF,10%,25V,0201 131S0220 CAP,CER,NP0/C0G,12PF,5%,16V,01005


138S0739 138S0706 BOM_TABLE_ALTS ALL CAP,CER,X5R,0.22UF,20%,6.3V,20%
TABLE_CRITICAL_ITEM

138S00128 CAP,CER,X5R,0.47UF,20%,6.3V,01005 TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

132S0436 CAP,CER,X5R,0.22UF,20%,6.3V,01005 131S0216 CAP,CER,NP0/C0G,47PF,5%,16V,01005


132S0436 132S0400 BOM_TABLE_ALTS ALL CAP,CER,X5R,0.22UF,20%,6.3V,01005

Isolator Switch =|-


TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_CRITICAL_HEAD

TABLE_ALT_ITEM

CRITICAL PART# COMMENT


132S0396 CAP,CER,X5R,1000PF,10%,10V,01005 131S00053 CAP,CER,C0G,220PF,5%,10V,01005 |-
138S00133 138S00128 BOM_TABLE_ALTS ALL CAP,CER,X5R,0.47UF,20%,6.3V,01005 -- --
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

||- - -
- |- - || ||||||
TABLE_CRITICAL_ITEM

TABLE_ALT_HEAD TABLE_ALT_ITEM

138S00149 0402-3T,10.5uF@1V 132S0316 CAP,CER,X5R,0.1UF,20%,6.3V,01005 118S00068 RES,MF,1.3 MOHM,1%,200PPM,1/20W,0201


PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS: 138S00148 138S00150 BOM_TABLE_ALTS ALL CAP,0402,15UF,4V,KYOCERA |||- ||- || -
PART NUMBER |||| - |-
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM

132S0304 CAP,CER,X5R,0.22UF,20%,6.3V,0201 117S0055 RES,MF,1/20W,2M OHM,5,0201,SMD ||- -


TABLE_ALT_ITEM

138S00149 138S00150 BOM_TABLE_ALTS ALL CAP,0402,14UF,4V,MURATA TABLE_CRITICAL_HEAD - |-


311S00126 311S00114 BOM_TABLE_ALTS ALL SPDT,TI CRITICAL PART# COMMENT
TABLE_CRITICAL_ITEM TABLE_CRITICAL_ITEM

-
TABLE_ALT_ITEM

132S0296 CAP,CER,X5R,1000PF,10%,6.3V,01005 107S0257 THERMISTOR,NTC,10K OHM,1%,B=3435,01005


138S00151 138S00150 BOM_TABLE_ALTS ALL CAP,0402,15UF,4V,TAIYO TABLE_CRITICAL_ITEM

TABLE_ALT_ITEM 138S00144 0402,16uF@1V


138S00144 138S00143 BOM_TABLE_ALTS ALL CAP,0402,26UF,4V,MURATA
TABLE_ALT_ITEM

TABLE_CRITICAL_HEAD

138S00143 138S00144 BOM_TABLE_ALTS ALL CAP,0402,22UF,4V,KYOCERA

=|-
Mamba LDO 138S00139 138S00138 BOM_TABLE_ALTS ALL CAP,0201,4UF,4V,MURATA
TABLE_ALT_ITEM
CRITICAL PART# COMMENT
TABLE_CRITICAL_ITEM

=|-

C
138S00139 0201,3uF@1V
-- --
|-
||- - - C PART NUMBER ALTERNATE FOR
PART NUMBER
BOM OPTION REF DES COMMENTS:
TABLE_ALT_HEAD

138S00138 138S00139 BOM_TABLE_ALTS ALL CAP,0201,4.7UF,4V,KYOCERA


TABLE_ALT_ITEM

-- --
|-
||- - -
- |- - || ||||||
TABLE_CRITICAL_HEAD

- |- - || ||||||
|||- ||- || - |- CRITICAL PART# COMMENT |||- ||- || -
TABLE_ALT_ITEM

TABLE_ALT_ITEM

|||| - |- - - 353S00932 353S00576 BOM_TABLE_ALTS U5890 STMICRO LDO 138S00145 138S00146 BOM_TABLE_ALTS ALL CAP,0402,20UF,6.3V,KYOCERA |||| - |-
||- - - ||- ||- -
TABLE_CRITICAL_ITEM

- |- - ||- TABLE_ALT_ITEM

138S00146 0402,5.1uF@3V - |-
||
- - ||- - 138S00141 138S00140 BOM_TABLE_ALTS ALL CAP,0201,4UF,6.3V,MURATA -
== - ||
- TABLE_ALT_ITEM

TABLE_CRITICAL_HEAD

Load Switch 138S00142

138S00142
138S00140

138S00141
BOM_TABLE_ALTS

BOM_TABLE_ALTS
ALL

ALL
CAP,0201,3UF,6.3V,SAMSUNG

CAP,0201,3UF,6.3V,SAMSUNG
TABLE_ALT_ITEM
CRITICAL PART# COMMENT
TABLE_CRITICAL_ITEM

TABLE_ALT_HEAD
138S00141 0201,1.1uF@3V
TABLE_ALT_ITEM

PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:


PART NUMBER
138S00049 138S0831 BOM_TABLE_ALTS ALL CAP,0201,2.2UF,6.3V,KYOCERA

TABLE_ALT_ITEM
TABLE_ALT_ITEM

=|-
353S00999 353S01039 BOM_TABLE_ALTS U6100 138S00163 138S00143 BOM_TABLE_ALTS ALL CAP,0402,22UF,4V,TY |-
TI,LOAD SW,TPS22915C
-- --
TABLE_ALT_ITEM

||- - -
- |- - || ||||||
TABLE_ALT_ITEM

353S01007 353S01039 BOM_TABLE_ALTS U6100 138S00164 138S00138 BOM_TABLE_ALTS ALL CAP,0201,4UF,4V,TY


|||- ||- || -
ONSEMI,LOAD SW,NCP333

|||| - |-
TABLE_ALT_ITEM

138S00165 138S00146 BOM_TABLE_ALTS ALL CAP,0402,20UF,6.3V,TY ||- -


- |-
-
TABLE_ALT_ITEM

138S00166 138S00140 BOM_TABLE_ALTS ALL CAP,0201,4UF,6.3V,TY


TABLE_ALT_ITEM

138S00140 138S00141 BOM_TABLE_ALTS ALL CAP,0201,4UF,6.3V,KYO

Crystal Alts
TABLE_ALT_ITEM

138S00048 138S00003 BOM_TABLE_ALTS ALL CAP,X5R,15UF,6.3V,0.65MM,0402,KYO

TABLE_ALT_ITEM

TABLE_ALT_HEAD 132S0639 132S00088 BOM_TABLE_ALTS ALL CAP,X5R,0.47UF,25V,0.39MM,0201,MUR


=|-
PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:
TABLE_CRITICAL_HEAD

PART NUMBER CRITICAL PART# COMMENT |-


-- --
||- - -
- |- - || ||||||
TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

197S0612 197S00118 BOM_TABLE_ALTS Y1000 NDK,XTAL,24MHz,1.6x1.2 197S00118 XTAL, 24M, 1612, TDK
|||- ||- || -
|||| - |-
Global Ferrites Alternates
TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

197S00120 197S00118 BOM_TABLE_ALTS Y1000 EPSON,XTAL,24MHz,1.6x1.2 197S0612 XTAL, 24M, 1612, NDK ||- -
- |-
TABLE_CRITICAL_ITEM
-
197S00120 XTAL, 24M, 1612, EPSON TABLE_ALT_HEAD

PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS:

B
PART NUMBER
B PMID1 Zener Diode 155S0581 155S00067 BOM_TABLE_ALTS ALL FERR, 240OHM, 0.38OHM DCR, 0201
TABLE_ALT_ITEM

CRITICAL PART# COMMENT


TABLE_CRITICAL_HEAD

TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

TABLE_ALT_HEAD

155S00194 155S0610 BOM_TABLE_ALTS ALL FERR BD, 150OHM, TDK 155S0610 FERR BD, 150OHM, 01005
PART NUMBER ALTERNATE FOR BOM OPTION REF DES COMMENTS: =|-
PART NUMBER |-
TABLE_ALT_ITEM

155S00200 155S0610 BOM_TABLE_ALTS ALL FERR BD, 150OHM, TY -- --


TABLE_ALT_ITEM

||- - -
371S00121 371S00030 BOM_TABLE_ALTS DZ3300 DIODE,ZENER,20V
TABLE_ALT_ITEM

- |- - || ||||||
152S00558 152S00557 BOM_TABLE_ALTS ALL IND,0.47UH,20%,2.5A,80MO,1608,TY |||- ||- || -
|||| - |-
||- -
TABLE_ALT_ITEM

152S00655 152S00656 BOM_TABLE_ALTS ALL IND,MLD,1.0UH,20%,3A,80MO,H=0.65,2016,TY - |-


TABLE_ALT_ITEM TABLE_CRITICAL_HEAD
-
152S00653 152S00651 BOM_TABLE_ALTS ALL IND,MLD,1.2UH,2.8A,100MO CRITICAL PART# COMMENT
TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

152S00654 152S00652 BOM_TABLE_ALTS ALL IND,MLD,1.2UH,20%,3A,72MO,H=0.8MM,2016,CYN 152S00617 IND,MLD,0.1UH,20%,6.1A,29MOHM,H=.65,1608


TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

155S00012 155S00168 BOM_TABLE_ALTS ALL FLTR, 65 OHMS, 0605 152S00620 IND,MLD,0.1UH,20%,7.2A,17MOHM,H=0.8,2012


TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

BUCK0 Slave 152S00710 =152S00617


|- BOM_TABLE_ALTS =|- ALL =|-
IND,0.1UH,29MOHM,6.1A,1608,H=.65 152S00621 IND,MLD,0.47UH,20%,3.5A,53MO,H=.65,2012 =|-
|- |- |- |-
-- -- -- -- -- -- TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

-- --
BUCK1 Slave 152S00711 ||- - -
152S00619 BOM_TABLE_ALTS ||- - - ALL ||- - -
IND,0.1UH,21MOHM,7.2A,2012,H=.65 152S00622 IND,MLD,1.0UH,20%,2.1A,100MO,H=.65,2012 ||- - -
- |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || ||||||
|||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || -
TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

152S00713 152S00621
|||| - |- - - BOM_TABLE_ALTS |||| - ALL
|- - - IND,0.47UH,35MOHM,3.5A,2012,H=.65 -
|||| |- - - 152S00626 IND,MLD,1.5UH,20%,1.1A,160MO,H=.65,2012 |||| - |-
||- - - ||- ||- - - ||- ||- - - ||- ||- -
- |- - ||- - |- - ||- - |- - ||- TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

- |-
|| || |||| -
BUCK8/9/10 152S00714 152S00622 - - ||- - BOM_TABLE_ALTS - - ||- -
ALL IND,1UH,100MOHM,2.1A,2012,H=.65-
-= --
152S00631 IND,MLD,1.0UH,20%,2.5A,78MO,H=0.8,2012 -
== - || == - || = ||-
- - TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

Ansel L 152S00716 152S00626 BOM_TABLE_ALTS ALL IND,1UH,78MOHM,2.5A,2012,H=.80 152S00632 IND,MLD,1.0UH,20%,3.2A,60MO,H=0.8,2016


TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

BUCK0/2/4/11 Master 152S00717 152S00631 BOM_TABLE_ALTS ALL IND,1UH,60MOHM,3.2A,2016,H=.80 152S00640 IND,MLD,0.47UH,3.8A,55MO,H=0.65MM,2012


TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

BUCK5/7 152S00718 152S00632 BOM_TABLE_ALTS ALL IND,1UH,52MOHM,3.2A,2016,H=.80 152S00641 IND,MLD,0.47UH,4A,48MO,H=0.8MM,2012


=|- =|- =|- TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

=|-
BUCK1 Slave 152S00719 152S00639
|- BOM_TABLE_ALTS |- ALL |-
IND,0.47UH,55MOHM,3.8A,2012,H=.65 152S00623 IND,MLD,1UH,3.6A,60MO,H=0.8MM,2016 |-
-- -- -- -- -- -- -- --
||- - - ||- - - ||- - - TABLE_ALT_ITEM TABLE_CRITICAL_ITEM

||- - -
Boost Alt 152S00720 - ||
- 152S00640
|- |||| ||||- BOM_TABLE_ALTS - - ||
|- |||| ||ALL || - |- - || ||||||
IND,0.47UH,55MOHM,3.8A,2012,H=.65 152S00651 IND,1.2UH, 3A, 2016, 0.65Z - |- - |- - |- - |- - || ||||||
|||- ||- || - |- |||- ||- || -
BUCK1 Master 152S00721
|||- - || |-
|||| - |- - -
152S00641 ||- - - ||-
- |- - ||-
BOM_TABLE_ALTS
|||- - || - |-
|||| - |- - -
ALL
||- - - ||-
- |- - ||-
IND,1UH,60MOHM,3.6A,2016,H=.80
|||| - |- - -
||- - - ||-
- |- - ||-
TABLE_ALT_ITEM

152S00650 IND,0.47UH,6.6A,3225,0.8Z
TABLE_CRITICAL_ITEM

-
SYNC_MASTER=test_mlb
|||-
||||
||
|||-
||||
||-
|||-
||||
||- SYNC_DATE=03/17/2017
A |||| - |-
||- -
|| || || PAGE TITLE - |- - |- - |- - |-
- || - - - ||- - - - ||- - -- -- -- -
TABLE_ALT_ITEM

155S0661- == - - ||
155S00338
-
BOM_TABLE_ALTS ALL == - ||
-
FERR BD,33OHM,1.5A,55MOHM DCR,0201 == - ||
-
TABLE_ALT_ITEM
==
SYSTEM: BOM TABLES (2/2) == ==

155S00340 155S0876 BOM_TABLE_ALTS ALL FERR BD,10OHM,1.1A,50MOHM DCR,01005 DRAWING NUMBER SIZE

051-02159 D
Apple Inc.
TABLE_ALT_ITEM

155S00339 155S0660 BOM_TABLE_ALTS ALL FERR BD,22OHM,1.8A,40MOHM DCR,0201


REVISION

=|-
10.0.0 =|-
NOTICE OF PROPRIETARY PROPERTY: BRANCH
|- |-
-- -- -- --
THE INFORMATION CONTAINED HEREIN IS THE ||- - - ||- - -
PROPRIETARY PROPERTY OF APPLE INC. - - || |||||| - |- - || ||||||
THE POSESSOR AGREES TO THE FOLLOWING: PAGE|- || || - |||- ||- || -
|- - ||- |- -
|||| - |-
I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE
II NOT TO REPRODUCE OR COPY IT
|||| |- -
3 OF 80
||- - - ||-
- |- - ||-
||- -
- |-
||
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART
SHEET - - ||- - -
== - ||
IV ALL RIGHTS RESERVED 3 OF 81 -

8 7 6 5 4 2 1
=|- =|- =|- =|- =|- =|- =|- =|- =|- =|- =|- =|- =|- =|- =|-
|- |- |- |- |- |- |- |- |- |- |- |- |- |- |-
-- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- --
||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - - ||- - -
- |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || |||||| - |- - || ||||||
|||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || - |- |||- ||- || -
|||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |- - - |||| - |-
||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- - - ||- ||- -
- |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |- - ||- - |-
|| || || || || || || || || || || || || ||
- || - - || - - || - - || - - || - - || - - || - - || - - || - - || - - || - - || - - || - - || - -
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

4 OF 80
4 OF 81
10.0.0
051-02159

- - - - -
||- - || ||- - || ||-
||- ||- ||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - || == - - - ||
SYSTEM:MECH COMPONENTS

|- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - -
- || ||||-
ROOM=ASSEMBLY

ROOM=ASSEMBLY

- - ||- |||| - - ||- ||||


ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

ROOM=ASSEMBLY

|| - - - - || |- || - - - - || |- ||
REVISION

BRANCH

|||- |- || || |- || ||
SHEET

=|- - - - |- =|- - - - |-
PAGE
0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

0P5SQ-SMP3SQ-NSP

1
1

0P5SM1P0SQ-NSP

0P5SM1P0SQ-NSP

0P5SM1P0SQ-NSP

0P5SM1P0SQ-NSP

0P5SM1P0SQ-NSP
FIDUCIALS

FD0401

FD0402

FD0403

FD0404

FD0405

FD0406

FD0407

FD0408

FD0409

FD0412

FD0410

FD0411
FID

FID

FID

FID

FID

FID

FID

FID

FID

FID

FID

FID
1

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2
2

SYNC_MASTER=sync

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
-
||-
||- ||
- - - ||
|- - - -
||- |- |-
|||| ||- - -
- - ||- ||||
- - - - || |- ||
|- || ||
=|- - - - |-
3 -
||-
||- ||
- - - ||
|- - - -
||- |- |-
|||| ||- - -
- - ||- ||||
- - - - || |- ||
|- || ||
=|- - - - |-
-
||-
||- ||
- - - ||
|- - - -
||- |- |-
|||| ||- - -
- - ||- ||||
- - - - || |- ||
|- || ||
=|- - - - |-

4
4

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
C0416
+/-0.1PF
NP0-C0G
01005
4PF
2 16V
1

SHIELD-FRONT-UPPER-D21

SHIELD-LOWER-FRONT-D21
Front Shields
C0415

- - - - -
||- - || ||- - || ||-
||- ||- ||- ||- ||- ||
18PF

- - - || == - - - || == - - - ||
01005

|- - - - - |- - - - - |- - - -
CERM

||- |- |- ||- |- |-
2 16V

- |- - |-
SH0401

SH0403

|||| ||- - - |||| ||- - -


2%

- || ||||- - - ||- |||| - - ||- ||||


|| - - - - || |- || - - - - || |- ||
1

|||-
SM

SM

|- || || |- || ||
=|- - - - |- =|- - - - |-
NP0-C0G-CERM
C0414
56PF

1
Current as of D21 MCO 056-03352 REV 42

01005
2 25V
5%
5

5
1

- - -
||- - || ||-
||- ||- ||- ||
C0413

- - - || == - - - ||
C0G-CERM

|- - - - - |- - - -
220PF
#25046211

- |- - |- ||- |- |-
|||| ||- - -
01005

- || ||||- - - ||- ||||


2 10V

|| - - - - || |- ||
5%

|||- |- || ||
=|- - - - |-
1

2.50R1.70-NSP
ZT0408
1
NORTH_SCREW_EXPOSED

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||

TOP SIDE
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
4

|| - - - - || |- ||
|||- |- || ||

STDOFF-2.57OD1.43ID-0.899H-SM
=|- - - - |-
CHASSIS_GND_BS403

Changed to 860-00746 in P2

STDOFF-2.6OD0.869H-TH
STDOFF-2.57OD1.43ID-0.899H-SM

1
BS0404

6
STDOFF-2.9OD0.81H-SM1

- -
6

-
||- - || ||-
||- ||- ||- ||

BS0406
- - - || == - - - ||
|- - - - - |- - - -
O

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
1

|| - - - - || |- ||
BS0403

|||- |- || ||
=|- - - - |-

1
BS0405

1
C0406

C0412

C0422
- - - - -
||- - || +/-0.1PF ||- - || ||-

+/-0.1PF

+/-0.1PF
4

||- ||- ||- ||- ||- ||

NP0-C0G

NP0-C0G

2 NP0-C0G
- - - || == - - - || == - - - ||

01005

01005

01005
|- - - - - |- - - - - |- - - -
4PF

4PF

4PF
||- |- |- ||- |- |-

2 16V

2 16V

16V
- |- - |- |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- ||||
CHASSIS_GND_BS402

|| - - - - || |- || - - - - || |- ||

1
|||- |- || || |- || ||
=|- - - - |- =|- - - - |-

C0405

C0411

C0421
STDOFF-2.56OD1.4ID0.99H-SM

18PF

18PF

18PF
01005

01005

01005

SHIELD-SOFT-UPPER-BACK-D21

SHIELD-SOFT-LOWER-BACK-D21
Back Shields
CERM

CERM

2 CERM
2 16V

2 16V

16V
2%

2%

2%
1

1
- - - - -

NP0-C0G-CERM

NP0-C0G-CERM

2 NP0-C0G-CERM
||- - || ||- - || ||-
1
BS0402

||- ||- ||- ||- ||- ||

C0404

C0410

C0420
- - - || == - - - || == - - - ||

SH0400

SH0402
7

7
|- - - - - |- - - - - |- - - -
||- |- |- ||- |- |-

56PF

56PF

56PF
- |- - |- |||| ||- - - |||| ||- - -

01005

01005

01005
- || ||||-

SM

SM
- - ||- |||| - - ||- ||||

2 25V

2 25V

25V
|| - - - - || |- || - - - - || |- ||

5%

5%

5%
|||- |- || || |- || ||
=|- - - - |- =|- - - - |-

1
C0403

C0409

C0419
4 34

100PF

100PF

100PF
NP0-C0G

NP0-C0G

2 NP0-C0G
01005

01005

01005
2 16V

2 16V

16V
5%

5%

5%
- - -
radio_mlb_ff: SUAT1_KF

1
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
||- |- |-

C0402

C0408

C0418
- |- - |- |||| ||- - -

C0G-CERM

C0G-CERM

2 C0G-CERM
220PF

220PF

220PF
- || ||||- - - ||- ||||

1 CHASSIS_GND_BS401
|| - - - - || |- ||

01005

01005

01005
|||- |- || ||

2 10V

2 10V

10V
=|- - - - |-

5%

5%

5%
O
STDOFF-2.6OD1.6ID-0.96H-TH

STDOFF-2.6OD1.6ID-0.96H-TH

1
C0401

C0407

C0417
C0G-CERM

C0G-CERM

2 C0G-CERM
220PF

220PF

220PF
01005

01005

01005
2 10V

2 10V

10V
5%

5%

5%
- - -

1
BS0407

BS0401
||- - || ||-
||- ||- ||- ||

O
O
- - - || == - - - ||

1
8

|- - - - - |- - - -

8
||- |- |-

radio_mlb_ff: SUAT2_RF
- |- - |-

radio_mlb_ff: AGND_RF
|||| ||- - -

CHASSIS_GND_BS401

CHASSIS_GND_BS402

CHASSIS_GND_BS403
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

34 4

4
- - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

C
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-
|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-
|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -
- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-
- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

-
||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||
-

-
-

-
8 7 6 5 4 3 2 1

=|-
|-
- - - - || |- ||
- - - |-

- - ||- ||||
||

|||| ||- - -
||- |- |-
||
Test Points

-
Probe Points

-
POWER

=|-
TP0520 TP0513
SOC Debug SOC DDR

|-
1

- - - - || |- ||
POWER GROUND PMU_AMUX_AY 1

- - - |-
A A ANALOG MUX A OUTPUT

- - ||- ||||
21

||

|||| ||- - -
TP-P55 TP-P55

||- |- |-
ROOM=TEST
PP0500 PP0508

||
ROOM=TEST

D
P2MM-NSM P2MM-NSM
D

-
TP0521
SM SM
PP_VBUS1_E75 AP_TO_PMU_TEST_CLKOUT 1 TP_VDD_DCS_SENSE 1
FD0501

-
21 7 15
1 IN PP ROOM=TEST IN PP ROOM=TEST
48 24 A VBUS1 FID
TP-P55
ROOM=TEST 0P5SM1P0SQ-NSP
1
PP0501
P2MM-NSM
PP0509
P2MM-NSM
TP0527 21 PMU_AMUX_BY ANALOG MUX B OUTPUT
1 BOARD_ID0 1
SM
TP_DDR_VSS_SENSE 1
SM
A ROOM=TEST Note: Fiducial used as test point 12 6 IN PP
ROOM=TEST
16 IN PP ROOM=TEST
TP-P55
ROOM=TEST
PP0510

=|-
P2MM-NSM
TP0541

|-
MOJAVE

- - - - || |- ||
PP_VBUS2_IKTARA SM

- - - |-
1 VBUS2 TP_VDDQL_SENSE 1

- - ||- ||||
||
25 24 A 15 IN PP ROOM=TEST

|||| ||- - -
||- |- |-
TP-P55

||
ROOM=TEST
PP0503

-
P2MM-NSM
TP0515 TP0500 AP_DEBUG3 SM

NAND Debug

-
PP_BATT_VCC 1 VBATT 1 1
24 23 A 43 MESA_TO_BOOST_EN_CONN A
9 IN PP ROOM=TEST
TP-P55 TP-P55
ROOM=TEST
ROOM=TEST
TP0522 PP0560
1
TP-P55
ROOM=TEST
A 43 PP16V0_MESA_CONN TP0501
1
TP-P55
A SOC CPU/GPU 17 13 IN
SWD_AP_BI_NAND_SWDIO
P2MM-NSM
1
SM
PP ROOM=TEST
=|-

=|-
ROOM=TEST
PP0561
|-

|-
BUCK1_FB
- - - - || |- ||

- - - - || |- ||
TP0525
- - - |-

- - - |-
Per #27963227: BUCK1 is GPU
- - ||- ||||

- - ||- ||||
18 14 IN P2MM-NSM
||

||
PP_VDD_MAIN 1 Change to BUCK1_FB to save 1 via in layout
|||| ||- - -

|||| ||- - -
39 38 37 32 28 25 24 22 20 19 A VDD_MAIN MAKE_BASE=TRUE
SWD_AOP_TO_MANY_SWCLK 1
SM
||- |- |-

||- |- |-
50 48 47 45 44 42 41 40 ROOM=TEST
||

||
50 17 13
|- - - - -

TP-P55 OMIT IN PP
- - - || ==

ROOM=TEST
XW0510
||- ||-

ROOM=TEST

-
PP0562
||- - ||

LCM TP0510
-

TP0526 BUCK1_FB PP_GPU_LVCC

-
2 1 1 P2MM-NSM
1 A SPI_S4E_TO_AP_MISO_BOOT_CONFIG2 SM
-

A ROOM=SOC TP-P55 17 11 6 1 ROOM=TEST


IN PP
TP-P55 SHORT-20L-0.05MM-SM
ROOM=TEST
PP_DISPLAY_BL12_CAT1_CONN TP0530
1 LCM BACKLIGHT SINK1 OMIT PP0563
FD0500 42 A
TP-P55 XW0511 ROOM=TEST
NAND_ANI1_VREF
P2MM-NSM
1
SM
FID
0P5SM1P0SQ-NSP
ROOM=TEST PP_CPU_PCORE 2 1 PP_CPU_PCORE_LVCC TP0511
1
17 IN PP ROOM=TEST

C A
C
18 14
=|-

=|-
IN
1
TP0531 PP0564
|-

|-
ROOM=SOC TP-P55
- - - - || |- ||

- - - - || |- ||
PP_DISPLAY_BL12_CAT2_CONN 1
- - - |-

- - - |-
SHORT-20L-0.05MM-SM
A LCM BACKLIGHT SINK2
- - ||- ||||

- - ||- ||||
42 P2MM-NSM
||

||
ROOM=TEST
PP0512
|||| ||- - -

|||| ||- - -
SM
TP-P55 NAND_ANI0_VREF 1
||- |- |-

||- |- |-
ROOM=TEST
||

||
17
|- - - - -

P2MM-NSM
TP0528 ROOM=TEST IN PP
- - - || ==

SM
1 AP_CPU_PCORE_SENSE 1
||- ||-

-
A LVCC TP 21 14 ROOM=TEST
||- - ||

IN PP

TP0532
-

TP-P55

-
OMIT ROOM=TEST PP_DISPLAY_BL12_ANODE_CONN 1
A LCM BACKLIGHT SOURCE PP0513 BB UAT Debug
-

42
XW0520 TP-P55 P2MM-NSM
TP0529 ROOM=TEST AP_VDD_GPU_SENSE SM
2
ROOM=SOC
1 LVCC_CPU_GND 1
A LVCC GROUND 21 14 IN
1
PP ROOM=TEST PP0580
P2MM-NSM
TP-P55
SHORT-20L-0.05MM-SM ROOM=TEST
PP_DISPLAY_BL34_CAT1_CONN TP0533 LCM BACKLIGHT SINK3 PP3V0_S2 1
SM
ROOM=TEST
1
PP0514
50 48 47 46 44 33 20 IN PP
42 A
=|-

=|-
P2MM-NSM
TP0523 TP-P55
|-

|-
IKTARA_COIL1_CONN ROOM=TEST TP_SOC_SENSE SM
- - - - || |- ||

- - - - || |- ||
1 1
- - - |-

- - - |-
A PP0581
- - ||- ||||

- - ||- ||||
26 25 14 IN
||

||
PP ROOM=TEST
TP0534
|||| ||- - -

|||| ||- - -
TP-P55 P2MM-NSM
||- |- |-

||- |- |-
ROOM=TEST PP_DISPLAY_BL34_CAT2_CONN
PP0515
||

||
1
|- - - - -

CALLISTO 42 A LCM BACKLIGHT SINK4 PP1V8_S2 1


SM
- - - || ==

41 36 25 23 21 18 15 13 11 ROOM=TEST
TP0524
IN
||- ||-

PP

-
TP-P55 P2MM-NSM 50 48 47 46 45 43
||- - ||

IKTARA_COIL2_CONN 1 ROOM=TEST TP_VSS_CPU_SENSE SM


-

A 1

-
PP0582
26 25
16 IN PP ROOM=TEST
TP-P55
-

ROOM=TEST
PP_DISPLAY_BL34_ANODE_CONN TP0535
1 LCM BACKLIGHT SOURCE (3/4) PP0516 UAT_TUNER_RFFE_CLK
P2MM-NSM
1
SM
42 A P2MM-NSM
50 IN PP ROOM=TEST
TP-P55 TP_VSS_SENSE 1
SM
ROOM=TEST ROOM=TEST
PP0583
DFU
16 IN PP
P2MM-NSM
SM
UAT_TUNER_RFFE_DATA 1
=|-

=|-
PMU Debug
50 IN PP
|-

|-
ROOM=TEST
TP0514
- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
- - ||- ||||

- - ||- ||||
PMU_HYDRA_TO_AP_FORCE_DFU 1
||

||
A
SENSE TP
|||| ||- - -

|||| ||- - -
47 21 12
||- |- |-

||- |- |-
TP-P55
PP0520
BACKLIGHT Debug
||

||
|- - - - -

FORCE DFU
- - - || ==

ROOM=TEST
P2MM-NSM
||- ||-

-
||- - ||

OMIT AOP_TO_DDR_SLEEP1_READY SM
PP0504 1
-

XW0540

-
15 13 IN PP
P2MM-NSM
PP0590
-

DFU_STATUS 1
SM SHORT-20L-0.05MM-SM
TP0540 ROOM=TEST

B 12 PP 2 1 AP_GPU_GND_SENSE
ROOM=SOC
1
A GPU GROUND SENSE
TP-P55
PP0521
P2MM-NSM 41 11
DWI_PMGR_TO_BACKLIGHT_DATA
P2MM-NSM
1
SM
ROOM=TEST
B
ROOM=TEST IN PP
SM
SPMI_PMU_BI_PMGR_SDATA 1
PP0591
21 11 IN PP
ROOM=TEST P2MM-NSM
=|-

=|-
E75 #29098531:GPU THROTTLE SM
PP0522 DWI_PMGR_TO_BACKLIGHT_CLK 1
|-

|-
ROOM=TEST
- - - - || |- ||

- - - - || |- ||
41 11 IN
- - - |-

- - - |-
PP
- - ||- ||||

- - ||- ||||
P2MM-NSM
||

||
|||| ||- - -

|||| ||- - -
SM
PMU_TO_AP_THROTTLE_GPU1_L 1
||- |- |-

||- |- |-
||

||
21 7
|- - - - -

IN PP

TP0502
- - - || ==
||- ||-

ROOM=TEST

-
90_HYDRA_DP1_CONN_P 1
||- - ||

48 47 A
PP0523
-

-
TP-P55 #29282469:SOCHOT
-

ROOM=TEST P2MM-NSM
21 7
AP_TO_PMU_SOCHOT_L 1
SM
IN PP

TP0503 ROOM=TEST
48 47 90_HYDRA_DP1_CONN_N 1
TP-P55
ROOM=TEST
A
Sensor SPI PP0540
#29162687:CODEC BCLK PP0524
P2MM-NSM
=|-

=|-
TP0504
SM
|-

|-
P2MM-NSM I2S_CODEC_ASP1_TO_AOP_AMPS_BCLK_R 1
- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
38 36 13
90_HYDRA_DP2_CONN_P 1 SPI_AOP_TO_IMU_SCLK SM IN PP
- - ||- ||||

- - ||- ||||
1
||

||
48 47 A
|||| ||- - -

|||| ||- - -
27 13 IN PP ROOM=TEST ROOM=TEST
||- |- |-

||- |- |-
TP-P55
||

||
|- - - - -

RF Debug
- - - || ==

ROOM=TEST
PP0541
||- ||-

-
PP0525
||- - ||

TP0505 P2MM-NSM #29794618:CCG2


-

SPI_AOP_TO_IMU_MOSI

-
48 47 90_HYDRA_DP2_CONN_N 1
A 1
SM
CCG2_TO_SMC_INT_L
P2MM-NSM
SM PP0595
-

27 13
TP-P55
IN PP ROOM=TEST 46 11 1 P2MM-NSM
IN PP
SM
ROOM=TEST WLAN_TO_AP_TIME_SYNC 1
PP0542 ROOM=TEST 50 12 IN PP ROOM=TEST

TP0506 P2MM-NSM HYDRA PP0550


48 PP_HYDRA_ACC1_CONN 1
A 27 13 IN
SPI_IMU_TO_AOP_MISO 1
SM
PP ROOM=TEST P2MM-NSM PP0596
P2MM-NSM
TP-P55 HYDRA_TO_TIGRIS_VBUS1_VALID_L SM
ACCESSORY ID AND POWER 1 AP_TO_NFC_FW_DWLD_REQ 1
SM
=|-

=|-
ROOM=TEST 47 24 IN PP 50 12 ROOM=TEST
IN PP
|-

|-
PP0543
- - - - || |- ||

- - - - || |- ||
TP0507
- - - |-

- - - |-
ROOM=TEST
- - ||- ||||

- - ||- ||||
||

||
PP_HYDRA_ACC2_CONN 1
|||| ||- - -

|||| ||- - -
A
P2MM-NSM
A
A
48
||- |- |-

||- |- |-
PCIE Refclk
SM
SPI_AOP_TO_COMPASS_CS_L
||

||
|- - - - -

TP-P55 1
- - - || ==

27 13 IN PP ROOM=TEST SYNC_MASTER=sync SYNC_DATE=04/14/2017


||- ||-

ROOM=TEST

-
PAGE TITLE
PP0530
||- - ||

PP0544 SYSTEM: Testpoints


-

TP0516

-
P2MM-NSM
1
-

A P2MM-NSM 90_PCIE_AP_TO_NAND_REFCLK_P SM
TP-P55
TP IS TO HELP WITH USB SI COMPASS_TO_AOP_INT 1
SM 17 8 IN
1
PP DRAWING NUMBER SIZE

ROOM=TEST IN THE FACTORY FIXTURE. 27 13 IN PP ROOM=TEST ROOM=TEST 051-02159 D


Apple Inc.
PP0545
P2MM-NSM
PP0531
P2MM-NSM
REVISION

10.0.0
HYDRA_CON_DETECT_CONN_L TP0508
1 PHOSPHORUS_TO_AOP_INT 1
SM
90_PCIE_AP_TO_NAND_REFCLK_N 1
SM
NOTICE OF PROPRIETARY PROPERTY:
=|-

=|-
48 A FOR DIAGS 27 13 IN PP ROOM=TEST 17 8 IN PP BRANCH
|-

|-
TP-P55
- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
ROOM=TEST THE INFORMATION CONTAINED HEREIN IS THE
- - ||- ||||

- - ||- ||||
||

||
PROPRIETARY PROPERTY OF APPLE INC.
|||| ||- - -

|||| ||- - -
THE POSESSOR AGREES TO THE FOLLOWING: PAGE
||- |- |-

||- |- |-
5 OF 80
||

||
|- - - - -

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE


- - - || ==
||- ||-

II NOT TO REPRODUCE OR COPY IT

-
||- - ||

SHEET
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART
-

5 OF 81

-
IV ALL RIGHTS RESERVED
-

8 7 6 5 4 3 2 1
=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-
|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-
- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-
- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -
||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -
- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||
||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

-
||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-
-

-
- - - - - - -
- |- - |- ||- ||- |- |- ||- |- |-
|||| - |- |||| ||- - - |||| ||- - -
- || ||||- -- ||- - - ||- |||| - - ||- ||||
|| -- |||| - - - - || |- || - - - - || |- ||
|||- |- |||- |- || || |- || ||
A

=|- - |- =|- - - - |- =|- - - - |-


SYNC_DATE=09/19/2016

SIZE

6 OF 80
6 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
REVISION

BRANCH

|||- |- || ||
SHEET

=|- - - - |-
PAGE

1
1

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
3

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||-
Pre-Proto (Placeholder)

|- || ||
0=EUREKA, 1=KAROO

=|- - - - |-
01=D20x, 10=D21x
PROTO2 (HALOGEN DOE)

0=MLB, 1=DEV
FLOAT=LOW, PULLUP=HIGH

FLOAT=LOW, PULLUP=HIGH

FLOAT=LOW, PULLUP=HIGH

SPI0 TEST MODE

SPI0 NAND TEST

SLOW SPI0 TEST


FAST SPI0 TEST
BOOT_CONFIG[2:0]
BOARD_REV[3:0]

BOARD_ID[4:0]

SPI0 NAND
PROTO2v5

01010 D201 MLB


01011 D201 DEV
01100 D211 MLB
01101 D211 DEV
CARRIER

00010 D20 MLB


00011 D20 DEV
00100 D21 MLB
00101 D21 DEV

- - -
PROTO1

PROTO2

SPARES

SPARES
BOOT CONFIG

||- - || ||-
SPARE

SPARE

SPARE

||- ||- ||- ||


SPI0

- - - || == - - - ||
EVT

DVT

PVT

n/a
n/a

|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
1111
1110
1101
1100
1011
1001
xxxx
1000
xxxx
0100
xxxx
0010
xxxx
0000

|||-
000
001
010
011
100
101
110
111

|- || ||
=|- - - - |-
BOARD ID

SELECTED -->

SELECTED -->

SELECTED -->

4
4

BOOTSTRAPPING:BOARD REV

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
7 8 9 11 15 17 18 28 29 30 31

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
33 40 42
PP1V8_IO
5

5
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-

#30903807:Nostuff R0600 to move to PoR BOOT_CONFIG


||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
01005

01005

01005

01005

01005

01005

01005

01005

01005
MF

MF

MF

MF

MF

MF

MF

MF

MF
2
R0600
NOSTUFF
1.00K 2

1.00K 2

1.00K 2

1.00K 2

1.00K 2

1.00K 2

1.00K 2

2
R0623

R0622

R0621

R0620

R0610

R0611

R0612

R0601

NOSTUFF
No connect

No connect

No connect
NOSTUFF

NOSTUFF
NOSTUFF

NOSTUFF

4.7K
ROOM=SOC

ROOM=SOC
4.7K
ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

6
1/32W
- -
6

1/32W
||- - || ||-

5 12

1%
1
||- ||- ||- ||

1%
12
1

1
- - - || == - - - ||
5%

5%

5%

5%

5%

5%

5%
1/32W

1/32W

1/32W

1/32W

1/32W

1/32W

1/32W
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

SPI_S4E_TO_AP_MISO_BOOT_CONFIG2

SPI_AP_TO_S4E_MOSI_BOOT_CONFIG1

SPI_AP_TO_S4E_SCLK_BOOT_CONFIG0
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
BOARD_REV3

BOARD_REV2

BOARD_REV1

BOARD_REV0

BOARD_ID4

BOARD_ID3

BOARD_ID2

BOARD_ID1

BOARD_ID0
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
7

7
|- - - - - |- - - -
||- |- |-

17 11 5
12

12

12

12

11

12

12

17 11

17 11
- |- - |- |||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
8

|- - - - - |- - - -

8
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - - - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
--
- |- - |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
- |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- ||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| |||| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
- |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

10 OF 80
7 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
SOC: JTAG,USB,XTAL

|| - - - - || |- ||
REVISION

BRANCH

|||- |- || ||
SHEET

=|- - - - |-
PAGE

1
1

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.
C1011

ROOM=SOC
12PF

II NOT TO REPRODUCE OR COPY IT


01005
CERM
2 16V
5%

IV ALL RIGHTS RESERVED


1

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||-
24MHZ-30PPM-9.5PF-60OHM

|- || ||
=|- - - - |-
2
2

#31656746: Update 24MHz XTAL APNs

SYNC_MASTER=sync
1.60X1.20MM-SM

GND
ROOM=SOC
Y1000

2
3
CRITICAL

4
NC

- - -
1

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
USB Reference

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
SOC_24M_O

=|- - - - |-
C1010

ROOM=SOC
R1000

12PF
ROOM=SOC

01005
CERM
1/32W

2 01005

2 16V
200

5%
1%
MF

1
1
AP_USB_REXT

- - -
||- - || ||-
6 8 9 11 15 17 18 28 29 30 31

||- ||- ||- ||


1.00K 2
R1011

- - - || == - - - ||
|- - - - - |- - - -
ROOM=SOC
1/32W
01005

- |- - |- ||- |- |-
5%
MF

|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- ||
1

||
=|- - - - |-
8 9 10 14 15 18

R1010
NOSTUFF

ROOM=SOC

3
3

511K
33 40 42

1/32W

2 01005
1%
MF
1
20

12 21
5 21
PP1V8_IO

PP0V8_SOC_FIXED_S1

5 21
PP3V3_USB

21

47

47

21

- - - - -
24

21

21

21

||- - || ||- - || ||-


||- ||- ||- ||- ||- ||
OUT

OUT

OUT

- - - || == - - - || == - - - ||
BI

BI

IN

IN

IN

IN

IN

IN

|- - - - - |- - - - - |- - - -
3.14-3.46V @ 12mA MAX

- |- - |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - -
0.765V - 0.84V @ 5mA MAX

- || ||||-
AP_TO_PMU_AMUX_OUT

90_USB_AP_DATA_P
90_USB_AP_DATA_N

USB_VBUS_DETECT

PMU_TO_AP_THROTTLE_PCORE_L
PMU_TO_AP_THROTTLE_ECORE_L
PMU_TO_AP_THROTTLE_GPU0_L
PMU_TO_AP_THROTTLE_GPU1_L
AP_TO_PMU_SOCHOT_L
PMU_TO_AP_PRE_UVLO_L
AP_TO_PMU_WDOG_RESET
XTAL_AP_24M_IN
XTAL_AP_24M_OUT

- - ||- |||| - - ||- ||||


|| - - - - || |- || - - - - || |- ||
|||- |- || || |- || ||
=|- - - - |- =|- - - - |-
VDD18_XTAL:1.62-1.98V @ 2mA MAX
VDD18_USB: 1.62-1.98V @ 20mA MAX

C1093

ROOM=SOC
X5R-CERM
2.2UF
2 6.3V
0201
20%

- - - - -
1

||- - || ||- - || ||-


||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - -
240OHM-25%-0.2A-0.9OHM

- |- - |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- ||
|||- |- || || |- || ||
2

=|- - - - |- =|- - - - |-
FL1092

ROOM=SOC
01005

4
4

- - - - -
NC

||- - || ||- - || ||-


||- ||- ||- ||- ||- ||
ROOM=SOC

AW21
C1090

C1092

C1095
ROOM=SOC

ROOM=SOC

BA28
BA27

- - - || == - - - || == - - - ||
AT27

AT22
AW6

AW5
AU8
X5R-CERM

X5R-CERM

2 X5R-CERM

AY6
BA6

AV7

AD2
AD3

A30

B31

|- - - - - |- - - - - |- - - -
0.1UF

0.1UF

0.1UF

- |- - |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - -
01005

01005

01005

- || ||||-
2 6.3V

2 6.3V

6.3V

- - ||- |||| - - ||- ||||


20%

20%

20%

|| - - - - || |- || - - - - || |- ||
GPU_TRIGGER0
GPU_TRIGGER1

SOCHOT1

DROOP
ANALOGMUX_OUT

USB_DP
USB_DM

USB_VBUS

USB_ID

USB_REXT

CPU_TRIGGER0
CPU_TRIGGER1

WDOG

XI0
XO0

|||- |- || || |- || ||
=|- - - - |- =|- - - - |-
1

VDD_FIXED_USB AN15
PP1V8_XTAL

VDD33_USB AN14
- - -
||- - || VDD18_XTAL AU28 ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- VDD18_USB AP14 |- || ||
TMIT78B1-C5

=|- - - - |-
SYM 1 OF 16
U1000

ROOM=SOC
WLCSP

OMIT_TABLE
CRITICAL
5

5
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
UH1_HSIC0_DATA
UH1_HSIC0_STB

COLD_RESET*

HOLD_RESET
TST_CLKOUT

SSD_RESET*
JTAG_TRST*

TESTMODE
CFSB_AON
JTAG_TDO

JTAG_TMS
JTAG_TCK
JTAG_SEL

JTAG_TDI

SSD_BFH
CFSB
VDD12_UH1_HSIC0 AT7
- - -
||- - || ||-
BA4
AY4

AT8

AV6
AT9
AT12
AT10
AT13

AU7

AT34
AV5

V2

AF34

W5

W4
AG38
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
||- |- |-
NC
NC

NC
NC
NC
- |- - |- |||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

PMU_TO_SYSTEM_COLD_RESET_R_L
PMU_TO_AP_HYDRA_ACTIVE_READY

6
-
6

- - - -
||- - || ||- - || ||-
||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - -

AP_TO_PMU_TEST_CLKOUT
- |- - |- ||- |- |- ||- |- |-

SWD_DOCK_BI_AP_SWDIO
SWD_DOCK_TO_AP_SWCLK
|||| ||- - - |||| ||- - -
- || ||||-

AP_TO_NAND_FW_STRAP
- - ||- |||| - - ||- ||||
- - - - || |- || - - - - || |- ||

AP_TO_NAND_RESET_L
||
|||- |- || || |- || ||
=|- - - - |- =|- - - - |-
SOC - USB, JTAG, XTAL

- - -
||- - || ||-

GND
||- ||- ||- ||

GND
GND
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||

21 5 OUT

OUT

OUT
|| - - - - || |- ||

IN

IN
BI
|||- |- || ||
=|- - - - |-

47

17

17
47

47 41 21
MAKE_BASE=TRUE

MAKE_BASE=TRUE
01005
MF
2
R1020
- - -
||- - || ||-

ROOM=SOC
||- ||- ||- ||

10K
- - - || == - - - ||
7

7
|- - - - - |- - - -
||- |- |-

1/32W
- |- - |- |||| ||- - -

5%
- || ||||- - - ||- ||||

1
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

PMU_TO_SYSTEM_COLD_RESET_L
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
8

|- - - - - |- - - -

8
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||-

IN
|- || ||
=|- - - - |-

21
- - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

11 OF 80
8 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == PCIE LINK 3 PCIE LINK 2 - - - ||


|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
REVISION

BRANCH

|||- |- || ||
SHEET

=|- - - - |-
PAGE

1
1

SOC: PCIE
50

50

50

50
50

50

50

50
OUT

OUT

OUT

OUT
6 7 8 9 11 15 17 18 28 29 30

IN

IN

IN

IN

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
90_PCIE_WLAN_TO_AP_RXD_P
90_PCIE_WLAN_TO_AP_RXD_N

90_PCIE_AP_TO_WLAN_TXD_P
90_PCIE_AP_TO_WLAN_TXD_N

90_PCIE_BB_TO_AP_RXD_P
90_PCIE_BB_TO_AP_RXD_N

90_PCIE_AP_TO_BB_TXD_P
90_PCIE_AP_TO_BB_TXD_N

|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE


7 9 10 14 15 18

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
=|- - - - |-
31 33 40 42

PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT


VDD18_PCIE:1.62V - 1.98V @ 81mA MAX
PP1V8_IO

PP0V8_SOC_FIXED_S1
VDD_FIXED_PCIE_xxx:0.765V - 0.84V @ 140mA MAX

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2
2

C1191

SYNC_MASTER=sync
X5R-CERM
2.2UF

ROOM=SOC
2 6.3V
0201
20%
1

- - -
||- - || ||-
0.1UF

||- ||- ||- ||


0.1UF

0.1UF

0.1UF

0.1UF

0.1UF

0.1UF

0.1UF
C1192

- - - || == - - - ||
|- - - - - |- - - -
1.0UF

||- |- |-
0201-1
ROOM=SOC

- |- - |- |||| ||- - -
- || ||||-
2 6.3V

- - ||- ||||
20%
X5R

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

X5R-CERM 01005

|| - - - - || |- ||
|||- |- ||
6.3V

6.3V

6.3V

6.3V

6.3V

6.3V

6.3V

6.3V

||
=|- - - - |-
1

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC
2

2
C1193

20%

20%

20%

20%

20%

20%

20%

20%
1

1
2 X5R-CERM
0.1UF

ROOM=SOC
01005

C1130

C1131

C1132

C1133

C1120

C1121

C1122

C1123
6.3V
20%

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

- - -
1

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
8 50

8 50

8 50

|||- |- || ||
50

50

50

50

50

=|- - - - |-
OUT

OUT

OUT

OUT

OUT

OUT
2
R1194

BI

BI
0.00

ROOM=SOC

3
1/32W
01005
3

0%
MF

90_PCIE_WLAN_TO_AP_RXD_C_P

90_PCIE_AP_TO_WLAN_TXD_C_P
90_PCIE_AP_TO_WLAN_TXD_C_N

PCIE_BB_BI_AP_CLKREQ_L
PCIE_WLAN_BI_AP_CLKREQ_L
90_PCIE_AP_TO_WLAN_REFCLK_P
90_PCIE_AP_TO_WLAN_REFCLK_N

90_PCIE_WLAN_TO_AP_RXD_C_N

PCIE_AP_TO_WLAN_RESET_L

90_PCIE_AP_TO_BB_REFCLK_P
90_PCIE_AP_TO_BB_REFCLK_N

90_PCIE_BB_TO_AP_RXD_C_P
90_PCIE_BB_TO_AP_RXD_C_N

90_PCIE_AP_TO_BB_TXD_C_P
90_PCIE_AP_TO_BB_TXD_C_N
PCIE_AP_TO_BB_RESET_L
1

C1194

- - -
||- - || ||-
X5R-CERM
0.1UF

||- ||- ||- ||


- - - || == - - - ||
01005

|- - - - - |- - - -
2 6.3V

R1150

||- |- |-
20%

- |- - |- |||| ||- - -
- || ||||- - - ||- ||||
- - - - || |- ||
1/32W

||
200
1

|||- |- || ||
=|- - - - |-
1%
MF
1

X5R-CERM 2

2
C1199
2.2UF
20%
6.3V
0201
ROOM=SOC

AP_PCIE_RCAL
PP0V8_SOC_FIXED_PCIE_REFBUF

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
AW35

AW25

AW33
AH36

AU32
AY24
BA24

BA36
AY36

AV35

AK37

AV25

BA34
AY34

AV33
AJ36

AJ38
VOLTAGE=0.9V

4
4

PCIE_CLKREQ3*

PCIE_REF_CLK3_P
PCIE_REF_CLK3_N

PCIE_RX3_P
PCIE_RX3_N

PCIE_TX3_P
PCIE_TX3_N

PCIE_PERST3*

PCIE_CLKREQ2*

PCIE_REF_CLK2_P
PCIE_REF_CLK2_N

PCIE_RX2_P
PCIE_RX2_N

PCIE_TX2_P
PCIE_TX2_N

PCIE_PERST2*

PCIE_REXT
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
VDD_FIXED_PCIE_REFBUF AP27
- || ||||- - - ||- ||||
|| VDD_FIXED_PCIE_REFBUF AM27 - - - - || |- ||
|||- |- || ||
=|- - - - |-
VDD_FIXED_PCIE_ANA AP31
TMIT78B1-C5

LINK3

LINK2
VDD_FIXED_PCIE_ANA AP29
SYM 2 OF 16
U1000

VDD_FIXED_PCIE_ANA AN30
WLCSP

- - -
ROOM=SOC

||- - || ||-
||- ||- ||- ||
VDD12_PCIE_REFBUF:1.08V - 1.26V @ 30mA MAX

- - - || == - - - ||
|- - - - - |- - - -
LINK0

LINK1
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| VDD18_PCIE AM31 - - - - || |- ||
|||- |- || ||
VDD18_PCIE AM29 =|- - - - |-

PCIE_EXT_REF_CLK_N
PCIE_EXT_REF_CLK_P
PCIE_REF_CLK0_N

PCIE_REF_CLK1_N
PCIE_REF_CLK0_P

PCIE_REF_CLK1_P

VDD12_PCIE_REFBUF AP26
PCIE_CLKREQ0*

PCIE_CLKREQ1*
5

5
PCIE_PERST0*

PCIE_PERST1*
VDD12_PCIE_REFBUF AN26
PCIE_RX0_N

PCIE_RX1_N
PCIE_RX0_P

PCIE_RX1_P
PCIE_TX0_N

PCIE_TX1_N
PCIE_TX0_P

PCIE_TX1_P
- - -
PP1V2_SOC_PCIE_REFBUF

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
AL38

AW27
AV27

AV29
AW29

AY30
BA30

AJ37

AL37

AW26
AY26

AV31
AW31

AY32
BA32

AK38

AU30
AT30
=|- - - - |-

NC

NC
NC

NC
NC

NC
NC

NC
VOLTAGE=1.2V

C1198
X5R-CERM
0.1UF

ROOM=SOC
01005
2 6.3V
20%

- - -
1

||- - || ||-
||- ||- ||- ||
90_PCIE_AP_TO_NAND_REFCLK_P
90_PCIE_AP_TO_NAND_REFCLK_N

- - - || == - - - ||
90_PCIE_NAND_TO_AP_RXD_C_P
90_PCIE_NAND_TO_AP_RXD_C_N

90_PCIE_AP_TO_NAND_TXD_C_P
90_PCIE_AP_TO_NAND_TXD_C_N
|- - - - - |- - - -
- |- - |- ||- |- |-
PCIE_NAND_BI_AP_CLKREQ_L

|||| ||- - -
- || ||||-

PCIE_AP_TO_NAND_RESET_L
- - ||- ||||
2
R1198

|| - - - - || |- ||
0.00

|||-
1/32W

|- || ||
- - - |-
0%

=|-
1

6
- -
6

-
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
PP1V2_SOC

17 5 OUT

17 5 OUT

8 OUT
BI
17 8

17
2 0.22UF

2 0.22UF

2 0.22UF

2 0.22UF
20 15 14 10

01005-1

01005-1

01005-1

01005-1
- - -
||- - || ||-
SOC - PCIE INTERFACES

||- ||- ||- ||

6.3V

6.3V

6.3V

6.3V
- - - || == - - - ||
|- - - - - |- - - -

ROOM=NAND

ROOM=NAND

ROOM=SOC

ROOM=SOC
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||

20%
X5R

20%
X5R

20%
X5R

20%
X5R
|||-

1
|- || ||
=|- - - - |-

C1100

C1101

C1102

C1103
GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE

GND_VOID=TRUE
R1131 1

01005 2
100K
5%
1/32W
MF
ROOM=SOC
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
7

7
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
R1130 1

01005 2

R1121 1

01005 2
|| - - - - || |- ||
100K

100K
5%
1/32W
MF

5%
1/32W
MF
|||-
ROOM=SOC

ROOM=SOC
|- || ||
=|- - - - |-
PCIe Clock Request Pull-Ups

90_PCIE_NAND_TO_AP_RXD_P
90_PCIE_NAND_TO_AP_RXD_N

90_PCIE_AP_TO_NAND_TXD_P
90_PCIE_AP_TO_NAND_TXD_N
R1100 1

01005 2

R1101 1

01005 2
100K

100K
5%
1/32W
MF

5%
1/32W
MF
ROOM=SOC

ROOM=SOC
- - -
||- - || ||-
||- ||- ||- ||

PCIe Reset Pull-Downs


- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-

PP1V8_IO
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||-

PCIE_NAND_BI_AP_CLKREQ_L
PCIE_WLAN_BI_AP_CLKREQ_L
|- || ||

PCIE_AP_TO_WLAN_RESET_L

PCIE_AP_TO_NAND_RESET_L
=|- - - - |-

PCIE_AP_TO_BB_RESET_L
42 40 33 31
30 29 28 18 17 15 11 9 8 7 6
- - -
||- - || ||-
||- ||- ||- ||

OUT

OUT
- - - || == - - - ||

IN

IN
8

|- - - - - |- - - -

8
- |- - |- ||- |- |-
|||| ||- - -
- || ||||-

17

17
17

17
- - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

17 8

50 8

50 8

50 8

17 8
PCIE LINK 0
- - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

12 OF 80
9 OF 81
10.0.0
051-02159

- - - - -
||- - || ||- - || ||-
R1202

R1212

R1222

R1232

||- ||- ||- ||- ||- ||


ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC

DRAWING NUMBER
1.00K

1.00K

- - - || == - - - || == - - - ||
2.2K

4.3K

|- - - - - |- - - - - |- - - -
1/32W

2 01005

1/32W

2 01005

1/32W

2 01005

1/32W

2 01005

- |- - |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - -
- || ||||-
5%
MF

5%
MF

5%
MF

1%
MF

- - ||- |||| - - ||- ||||


|| - - - - || |- || - - - - || |- ||
REVISION
1

BRANCH

|||- |- || || |- || ||
SHEET

=|- - - - |- =|- - - - |-
SOC: MIPI + ISP

PAGE

1
1

R1201

R1211

R1221

R1231
ROOM=SOC

ROOM=SOC

ROOM=SOC

ROOM=SOC
1.00K

1.00K

2.2K

4.3K
1/32W

2 01005

1/32W

2 01005

1/32W

2 01005

1/32W

2 01005
5%
MF

5%
MF

5%
MF

1%
MF
1

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
ISP I2C0

ISP I2C1

ISP I2C2

ISP I2C3

Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
I2C0_ISP_SCL
I2C0_ISP_SDA

I2C1_ISP_SCL
I2C1_ISP_SDA

I2C2_ISP_SCL
I2C2_ISP_SDA

I2C3_ISP_SCL
I2C3_ISP_SDA

=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.
PP1V8_IO

PP1V8_IO

PP1V8_IO

#29684166: Freq change to 400K, change PU to 2.2K

PP1V8_IO

#29684166: Freq change to 400K, change PU to 4.3K

II NOT TO REPRODUCE OR COPY IT

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
42 40 33 31

42 40 33 31

42 40 33 31

42 40 33 31
30 29 28 18 17 15 11 9 8 7 6

30 9

30 9

30 29 28 18 17 15 11 9 8 7 6

29 9
31 9

31 9

30 29 28 18 17 15 11 9 8 7 6

33 9

33 9

30 29 28 18 17 15 11 9 8 7 6

32 29 9

||- ||- ||- ||


- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2
2

SYNC_MASTER=sync

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
30

31

33
OUT

OUT

OUT
AP_TO_FCAM_CLK

- - -
||- - || ||-
||- ||- ||- ||
AP_TO_WIDE_CLK

AP_TO_TELE_CLK

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
3
3

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
2

2
R1240

R1241

R1242

- |- - |- ||- |- |-
ROOM=SOC

ROOM=SOC

ROOM=SOC

|||| ||- - -
33.2

33.2

33.2

- || ||||-
1/32W
01005

1/32W
01005

1/32W
01005

- - ||- ||||
1%
MF

1%
MF

1%
MF

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
1

1
9 29 32
9 30

9 31

9 31

9 33

9 33

9 29

31

30

33

41
5

- - - - -
||- - || ||- - || ||-
OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT
7 8 9 11 15 17 18 28 29 30

BI

BI

BI

BI

||- ||- ||- ||- ||- ||


- - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - -
||- |- |- ||- |- |-
AP_TO_WIDE_CLK_R
AP_TO_TELE_CLK_R
AP_TO_FCAM_CLK_R

ISP_TO_TELE_SHUTDOWN_L

- |- - |-
ISP_TO_WIDE_SHUTDOWN_L

ISP_TO_FCAM_SHUTDOWN_L

AP_DEBUG3

AP_TO_MUON_BL_STROBE_EN

|||| ||- - - |||| ||- - -


I2C0_ISP_SCL
I2C0_ISP_SDA

I2C1_ISP_SCL
I2C1_ISP_SDA

I2C2_ISP_SCL
I2C2_ISP_SDA

I2C3_ISP_SCL
I2C3_ISP_SDA

- || ||||- - - ||- |||| - - ||- ||||


|| - - - - || |- || - - - - || |- ||
#30699217: Change camera shutdown pins

|||- |- || || |- || ||
=|- - - - |- =|- - - - |-
33 40 42

4
4

PP1V8_IO 6
VDD18_MIPI:1.62V - 1.98V @ 10mA MAX

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
C1296
2 X5R-CERM

ROOM=SOC
0.1UF

01005
6.3V
20%

NC

NC

NC

NC

NC
AC37
AA37
AB38

AB36

AB34

AA35
1

W35

W36

U38
R38
R37

U35

U36

U37
V38

Y36

Y34
Y38

V34

V36

T37

- - -
||- - || ||-
C1295

||- ||- ||- ||


2 X5R-CERM

ROOM=SOC

ISP_I2C0_SCL
ISP_I2C0_SDA

ISP_I2C1_SCL
ISP_I2C1_SDA

ISP_I2C2_SCL
ISP_I2C2_SDA

ISP_I2C3_SCL
ISP_I2C3_SDA

SENSOR_INT

SENSOR0_CLK
SENSOR1_CLK
SENSOR2_CLK

SENSOR0_RST
SENSOR1_RST
SENSOR2_RST
SENSOR3_RST
SENSOR4_RST

SENSOR0_ISTRB
SENSOR1_ISTRB

SENSOR0_XSHUTDOWN
SENSOR1_XSHUTDOWN

- - - || ==
2.2UF

- - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
6.3V
0201

|||| ||- - -
20%

- || ||||- - - ||- ||||


|| - - - - || |- ||
|||- |- || ||
1

=|- - - - |-
F13 VDD18_MIPI
TMIT78B1-C5

F11
5

5
SYM 3 OF 16
U1000

- - -
||- - || ||-
WLCSP

||- ||- ||- ||


- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

DISP_TOUCH_BSYNC0
DISP_TOUCH_BSYNC1
G14 VDD_FIXED_MIPI
G12
MIPI0C_DNDATA0

MIPI0C_DNDATA1

MIPI1C_DNDATA0

MIPI1C_DNDATA1
MIPI0C_DPDATA0

MIPI0C_DPDATA1

MIPI1C_DPDATA0

MIPI1C_DPDATA1

DISP_TOUCH_EB
MIPID_DNDATA0

MIPID_DNDATA1

MIPID_DNDATA2

MIPID_DNDATA3
MIPID_DPDATA0

MIPID_DPDATA1

MIPID_DPDATA2

MIPID_DPDATA3
MIPI0C_DNCLK

MIPI1C_DNCLK
MIPI0C_DPCLK

MIPI1C_DPCLK

DISP_I2C_SDA
DISP_I2C_SCL
MIPID_DNCLK
MIPID_DPCLK
MIPI0C_REXT
MIPI1C_REXT

MIPID_REXT
C1291
2 X5R-CERM
2.2UF

DISP_POL
ROOM=SOC
6.3V
0201
20%

- - - - -
||- - || ||- - || ||-
||- ||- ||- ||- ||- ||
VDD_FIXED_MIPI:0.765V - 0.84V @ 40mA MAX

- - - || == - - - || == - - - ||
1

|- - - - - |- - - - - |- - - -
||- |- |- ||- |- |-
A13
B13

D12
D13

B17
A17

A15

A16
B16

A10

B9

A7

A6
B6
- |- - |-
B12
A12

B14
A14

B15

B10

A9

B7

A8
B8

AA3
AB4

AB6

D11

AA4
AA5

Y4
|||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- ||
C1290

NC
NC

NC

NC
NC

NC
|||- |- || |- ||
2 X5R-CERM

|| ||
0.1UF

=|- - - - |- =|- - - - |-
ROOM=SOC
01005
6.3V
20%
1

6
- -
6

-
||- - || ||-
SOC - MIPI & ISP INTERFACES

PP0V8_SOC_FIXED_S1

||- ||- ||- ||

90_MIPI_AP_TO_DISPLAY_DATA0_P
90_MIPI_AP_TO_DISPLAY_DATA0_N

90_MIPI_AP_TO_DISPLAY_DATA3_P
90_MIPI_AP_TO_DISPLAY_DATA3_N

90_MIPI_AP_TO_DISPLAY_DATA2_P
90_MIPI_AP_TO_DISPLAY_DATA2_N

90_MIPI_AP_TO_DISPLAY_DATA1_N
90_MIPI_AP_TO_DISPLAY_DATA1_P
- - - || == - - - ||
|- - - - - |- - - -
||- |- |-

90_MIPI_AP_TO_DISPLAY_CLK_P
90_MIPI_AP_TO_DISPLAY_CLK_N
- |- - |- |||| ||- - -
90_MIPI_FCAM_TO_AP_DATA0_P
90_MIPI_FCAM_TO_AP_DATA0_N

90_MIPI_FCAM_TO_AP_DATA1_P
90_MIPI_FCAM_TO_AP_DATA1_N

- || ||||- - - ||- ||||


|| - - - - || |- ||
90_MIPI_FCAM_TO_AP_CLK_P
90_MIPI_FCAM_TO_AP_CLK_N
|||- |- || ||
=|- - - - |-

MIPID_REXT
R1252

ROOM=SOC
- - - - -

MIPI0C_REXT
10 8 7

||- - || ||- - || ||-

1/32W

2 01005
200
||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - ||

1%
MF
|- - - - - |- - - - - |- - - -
||- |- |- ||- |- |-

1
- |- - |- |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- ||
|||- |- || || |- || ||
=|- - - - |- =|- - - - |-

R1250

ROOM=SOC

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT
1/32W

2 01005
200
IN

IN

IN

IN
BI

BI

BI

BI
1%
MF
33

33

42

42

42

42

42

42

42

42

42

42
33

33

33

33

Pin assignment optimized for D21/D211 MLB


- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
7

7
|- - - - - |- - - -

SOC D3 -> DISPLAY D1 (N & P SWAP)


- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| FCAM MIPI Display MIPI - - - - || |- ||
|||- |- || ||
=|- - - - |-

DISPLAY MIPI LANE SWAPS


SOC D1 -> DISPLAY D3
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
8

|- - - - - |- - - -

8
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == == == == == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
-- -- -- --
- |- - |- |- |- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
- - - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- ||- ||- ||- ||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| |||| |||| |||| |||| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |||- |||- |||- |||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
- |- - |- - |- - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

13 OF 80
10 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
REVISION

BRANCH

|||- |- || ||
SHEET

=|- - - - |-
PAGE

1
1

SOC: LPDP

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2
2

SYNC_MASTER=sync

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
MAX

C1396
X5R-CERM
2.2UF

3
3

ROOM=SOC
2 6.3V
0201
VDD_FIXED_LPDP_RX:0.765V - 0.84V @ 47mA

20%
1

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
C1395
X5R-CERM

|- - - - - |- - - -
||- |- |-
2.2UF

- |- - |- |||| ||- - -
- || ||||- - - ||- ||||
ROOM=SOC
2 6.3V
0201

|| - - - - || |- ||
20%

|||- |- || ||
=|- - - - |-
1

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
NC
NC

NC
NC

NC
NC

NC
NC

NC
NC

NC
NC

NC
NC

=|- - - - |-
M3
M4

G4
G5

H3
H6
K3
K4

Y6
Y2
L4
L5

J4
J5
LPDP_TX0P
LPDP_TX0N

LPDP_TX1P
LPDP_TX1N

LPDP_TX2P
LPDP_TX2N

LPDP_TX3P
LPDP_TX3N

LPDP_AUX_P
LPDP_AUX_N

LPDP_CAL_DRV_OUT
LPDP_CAL_VSS_EXT

EDP_HPD
DP_WAKEUP
4

- - -
||- - || ||-
||- ||- ||- ||
G18 VDD_FIXED_LPDP_RX
- - - || == - - - ||
|- - - - - G16 |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| VDD_FIXED_LPDP_TX P9 - - - - || |- ||
|||- |- || ||
=|- - - - |-
TMIT78B1-C5
SYM 4 OF 16

VDD_FIXED_PLL_LPDP R9
U1000
WLCSP

VDD12_PLL_LPDP T9
- - -
||- - || ||-
||- ||- ||- ||
F16
- - - || == - - - ||
LPDPRX_BYP_CLK_N
LPDPRX_BYP_CLK_P

VDD12_LPDP_RX
LPDPRX_AUX_D0_P
LPDPRX_AUX_D1_P
LPDPRX_AUX_D2_P
LPDPRX_AUX_D3_P
LPDPRX_AUX_D4_P
LPDPRX_AUX_D5_P

|- - - - - F17 |- - - -
||- |- |-
LPDPRX_RX_D0_N

LPDPRX_RX_D1_N

LPDPRX_RX_D2_N

LPDPRX_RX_D3_N

LPDPRX_RX_D4_N

LPDPRX_RX_D5_N
LPDPRX_RX_D0_P

LPDPRX_RX_D1_P

LPDPRX_RX_D2_P

LPDPRX_RX_D3_P

LPDPRX_RX_D4_P

LPDPRX_RX_D5_P

- |- - |-

LPDPRX_RCAL_N
LPDPRX_RCAL_P
|||| ||- - -
- || ||||-

LPDPRX_EXT_C
F15
- - ||- ||||
|| - - - - || |- ||
|||- |- || ||
VDD12_LPDP_TX M9 =|- - - - |-
Desense for Wifi frequencies

A23

D18
A26
B26

A25
B25

A24
B24

A21
B21

A20
B20

A19
B19

D21
D20
D19
D17
D16
D15

A22
B22

B23
5

- - -
NC
NC

NC
NC

NC
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
NP0-C0G-CERM

AP_LPDPRX_RCAL_NEG
|| - - - - || |- ||
|||- |- || ||
C1394

=|- - - - |-
ROOM=SOC
15PF

01005
2 16V
5%
1

90_LPDP_WIDE_TO_AP_D0_P
90_LPDP_WIDE_TO_AP_D0_N

90_LPDP_WIDE_TO_AP_D1_P
90_LPDP_WIDE_TO_AP_D1_N

90_LPDP_WIDE_TO_AP_D2_P
90_LPDP_WIDE_TO_AP_D2_N

90_LPDP_TELE_TO_AP_D2_P
90_LPDP_TELE_TO_AP_D2_N

90_LPDP_TELE_TO_AP_D0_P
90_LPDP_TELE_TO_AP_D0_N

90_LPDP_TELE_TO_AP_D1_P
90_LPDP_TELE_TO_AP_D1_N
C1393

- - -
0.01UF

||- - || ||-
||- ||- ||- ||
ROOM=SOC

LPDP_WIDE_BI_AP_AUX

LPDP_TELE_BI_AP_AUX
- - - || == - - - ||
01005

|- - - - - |- - - -
2 6.3V

||- |- |-
10%
X5R

- |- - |- |||| ||- - -
- || ||||- - - ||- ||||

PP0V8_SOC_FIXED_S1
|| - - - - || |- ||
1

|||- |- ||

R1300 1

ROOM=SOC 2

NP0-C0G 2
||
=|- - - - |-

300
1%
1/32W
MF
01005-1

C1301
100PF
5%
16V
01005
ROOM=SOC
C1392

ROOM=SOC
X5R-CERM
0.1UF

01005
2 6.3V
20%

GND
GND
MAX

- -
6

-
1

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
VDD12_LPDP_RX:1.14V - 1.26V @ 66mA

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

BI

BI
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -

MAKE_BASE=TRUE

18 15 14 10 9 8 7
- || ||||-

30

31
30

30

30

30

30

30

31

31

31

31

31

31
- - ||- ||||
C1391

|| - - - - || |- ||
X5R-CERM
2.2UF

|||-
ROOM=SOC

|- || ||
=|- - - - |-
2 6.3V
0201
20%
1

D21 Only
C1390
X5R-CERM
2.2UF

ROOM=SOC

- - -
||- - || ||-
SOC - LPDP INTERFACES

||- ||- ||- ||


2 6.3V
0201
20%

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||-
1

- - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-

SWAPS
D2
D0
D1
LANE
TELE
TELE
TELE
LPDP TELE
SOC D3 ->
SOC D4 ->
SOC D5 ->
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
7

|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
8

|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - - - - - -
||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||
- - - || == == == == == == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - -

B
-- -- -- -- --
- |- - |- |- |- |- |- ||- |- |- ||- |- |- ||- |- |-
- - - - - |- |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- ||- ||- ||- ||- ||- - - ||- |||| - - ||- |||| - - ||- ||||
|| |||| |||| |||| |||| |||| - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |||- |||- |||- |||- |||- |- || || |- || || |- || ||
- |- - |- - |- - |- - |- =|- - - - |- =|- - - - |- =|- - - - |-
- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-

- || ||||-
|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-

|||-
|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -

|- - - - -
- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-

- |- - |-
- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==

- - - || ==
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

||- ||-

-
||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||

||- - ||
-

-
-

-
8 7 6 5 4 3 2 1

=|-
|-
- - - - || |- ||
- - - |-

- - ||- ||||
||

|||| ||- - -
||- |- |-
SOC - SERIAL INTERFACES

||
AP I2C0

- -
30 29 28 18 17 15 11 9 8 7 6
PP1V8_IO
42 40 33 31

R1400 1 R1401 1
4.3K 4.3K
1% 1%
1/32W 1/32W
MF MF

=|-
01005 2 01005 2

|-
ROOM=SOC ROOM=SOC

- - - - || |- ||
- - - |-

- - ||- ||||
||
I2C0_AP_SCL

|||| ||- - -
||- |- |-
45 41 21 11

||
I2C0_AP_SDA
D
45 41 21 11
D

- -
R1460 AP I2C1
I2S_AP_TO_CODEC_MCLK1 1
33.2 2 I2S_AP_TO_CODEC_MCLK1_R AV23 AG3 I2C0_AP_SCL PP1V8_IO
I2S0_MCK I2C0_SCL 30 29 28 18 17 15 11 9 8 7 6
36 OUT
I2S_AP_TO_CODEC_ASP3_BCLK AW23 U1000 AG2 I2C0_AP_SDA
OUT 11 21 41 45 42 40 33 31
1%
1/32W
MF
36 OUT
I2S_AP_TO_CODEC_ASP3_LRCLK AT24
I2S0_BCLK
I2S0_LRCK
TMIT78B1-C5
I2C0_SDA BI 11 21 41 45
R1410 1 R1411 1
01005
36 OUT WLCSP 2.2K 2.2K

=|-
I2S_CODEC_ASP3_TO_AP_DIN AT25 I2S0_DIN I2C1_SCL AD38 I2C1_AP_SCL 5% 5%

|-
ROOM=SOC 36 IN OUT 11 34 48
1/32W 1/32W

- - - - || |- ||
SYM 6 OF 16

- - - |-
#29545367:100kHz uses 2.2kohm
I2S_AP_TO_CODEC_ASP3_DOUT AT26 AD36 I2C1_AP_SDA MF MF

- - ||- ||||
I2S0_DOUT I2C1_SDA

||
36 OUT BI 11 34 48
01005 01005

|||| ||- - -
ROOM=SOC 2 ROOM=SOC 2

||- |- |-
||
I2C2_SCL A34 I2C2_AP_SCL I2C1_AP_SCL

-
OUT 11 33 38
48 34 11
AH34 I2S1_MCK I2C2_SDA B34 I2C2_AP_SDA I2C1_AP_SDA

-
NC BI 11 33 38
48 34 11
AG36 I2S1_BCLK
NC
AG35 I2S1_LRCK I2C3_SCL AC36 I2C3_AP_SCL
NC
NC
AH38 I2S1_DIN I2C3_SDA AC38 I2C3_AP_SDA
OUT

BI
11 41 42 48

11 41 42 48
AP I2C2
AG37 I2S1_DOUT PP1V8_IO
NC 30 29 28 18 17 15 11 9 8 7 6
SMC_I2CM0_SCL AY16 I2C0_SMC_SCL 42 40 33 31

R1464 OUT 11 22 23 24 25 46

R1420 1 R1421 1

=|-

=|-
SMC_I2CM0_SDA AW16 I2C0_SMC_SDA

|-

|-
BI 11 22 23 24 25 46
33.2

- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
I2S_AP_TO_SPKRAMP_TOP_MCLK 1 2 I2S_AP_TO_SPKRAMP_TOP_MCLK_R AT35 1.00K 1.00K

- - ||- ||||

- - ||- ||||
I2S2_MCK

||

||
38 OUT 5% 5%

|||| ||- - -

|||| ||- - -
NC (Was BB_TO_AP_RESET_ACT_L) AT36 AT20 I2C1_SMC_SCL

||- |- |-

||- |- |-
1% I2S2_BCLK SMC_I2CM1_SCL 1/32W 1/32W

||

||
NC 11 47

|- - - - -
OUT MF MF
1/32W

- - - || ==
MF AP_BI_CCG2_SWDIO AR36 I2S2_LRCK SMC_I2CM1_SDA AU20 I2C1_SMC_SDA 01005 01005
ROOM=SOC 2 ROOM=SOC 2

||- ||-

-
46 BI BI 11 47
01005

||- - ||
AP_TO_CCG2_SWCLK AR34 I2S2_DIN

-
ROOM=SOC

-
46 OUT
CODEC_TO_AP_INT_L AR35 AW19 CCG2_TO_SMC_INT_L I2C2_AP_SCL
I2S2_DOUT SMC_UART0_RXD

-
38 33 11
36 IN IN 5 46
AW15 IKTARA_TO_SMC_INT I2C2_AP_SDA
SMC_UART0_TXD IN 25
38 33 11

I2S_BB_TO_AP_BCLK
NC
AG4
AG5
I2S3_MCK
I2S3_BCLK
SEP_SPI0_SCLK
SEP_SPI0_MISO
AL6
AM5
NC AP I2C3
50 IN NC
C PP1V8_IO
C

=|-
I2S_BB_TO_AP_LRCLK AH2 I2S3_LRCK SEP_SPI0_MOSI AM4 30 29 28 18 17 15 11 9 8 7 6

|-
50 IN NC 42 40 33 31

- - - - || |- ||
- - - |-
I2S_BB_TO_AP_DIN AH6

- - ||- ||||
I2S3_DIN
R1430 1 R1431 1

||
50 IN

|||| ||- - -
I2S_AP_TO_BB_DOUT AH4

||- |- |-
I2S3_DOUT 1.43K 1.43K

||
50 OUT
SEP_I2C_SCL AL2 I2C4_AP_SCL 1% 1%

-
OUT 40
1/32W 1/32W
SEP_I2C_SDA AM3 I2C4_AP_SDA MF MF

-
BI 40 CKPLUS_WAIVE=I2C_PULLUP 01005 01005
ROOM=SOC 2 ROOM=SOC 2

SPI_S4E_TO_AP_MISO_BOOT_CONFIG2 AV22 I2C3_AP_SCL


SPI0_MISO 48 42 41 11

R1465
17 6 5 IN
SPI_AP_TO_S4E_MOSI_BOOT_CONFIG1 BA21 I2C3_AP_SDA
17 6 IN SPI0_MOSI 48 42 41 11

SPI_AP_TO_S4E_SCLK_BOOT_CONFIG0 1
0.00 2 SPI_AP_TO_S4E_SCLK_BOOT_CONFIG0_R BA22
17 6 IN SPI0_SCLK
0% BOARD_ID3 AU22 SPI0_SSIN SMC I2C0
=|-

=|-
6 IN
1/32W
|-

|-
- - - - || |- ||

- - - - || |- ||
MF
- - - |-

- - - |-
PP1V8_S2
- - ||- ||||

- - ||- ||||
01005
||

||
|||| ||- - -

|||| ||- - -
41 36 25 23 21 18 15 13 11 5
ROOM=SOC
R1470
||- |- |-

||- |- |-
50 48 47 46 45 43
#30765511:Add back R1461
||

||
AU23
|- - - - -

SPI_TOUCH_TO_AP_MISO SPI1_MISO
R1440 1 R1441 1
- - - || ==

R1461
42 IN
0.00
||- ||-

-
SPI_AP_TO_TOUCH_MOSI AY22 SPI1_MOSI SPMI_SCLK AV21 SPMI_PMGR_TO_PMU_SCLK_R 1 2 SPMI_PMGR_TO_PMU_SCLK
||- - ||

0.00 42 OUT OUT 21 2.2K 2.2K


-

-
42 SPI_AP_TO_TOUCH_SCLK 1 2 SPI_AP_TO_TOUCH_SCLK_R AW22 SPI1_SCLK SPMI_SDATA AW20 SPMI_PMU_BI_PMGR_SDATA 5 21 0% #29673218: Change R1440, R1441 to 2.2K 5% 5%
OUT BI 1/32W 1/32W
-

1/32W
0% 42 SPI_AP_TO_TOUCH_CS_L AT23 SPI1_SSIN MF MF MF
OUT 01005 2 01005 2
1/32W 01005
MF ROOM=SOC ROOM=SOC ROOM=SOC
01005 DWI_CLK AE36 DWI_PMGR_TO_BACKLIGHT_CLK 5 41
OUT
ROOM=SOC
AF36 DWI_PMGR_TO_BACKLIGHT_DATA I2C0_SMC_SCL
AE4 DWI_DO 5 41
46 25 24 23 22 11
SPI_CODEC_TO_AP_MISO SPI2_MISO
OUT
I2C0_SMC_SDA
R1462
36 IN 46 25 24 23 22 11
SPI_AP_TO_CODEC_MOSI AE2 SPI2_MOSI
=|-

=|-
36 OUT
0.00
|-

|-
SPI_AP_TO_CODEC_SCLK 1 2 SPI_AP_TO_CODEC_SCLK_R AD5
- - - - || |- ||

- - - - || |- ||
SPI2_SCLK
- - - |-

- - - |-
36 OUT
- - ||- ||||

- - ||- ||||
SMC I2C1
||

||
SPI_AP_TO_CODEC_CS_L AE6
|||| ||- - -

|||| ||- - -
0% 36 OUT SPI2_SSIN
||- |- |-

||- |- |-
1/32W
||

||
|- - - - -

MF
- - - || ==

01005
||- ||-

PP1V8_S2

-
||- - ||

ROOM=SOC 41 36 25 23 21 18 15 13 11 5
-

50 48 47 46 45 43

-
SPI_MESA_TO_AP_MISO AE38 SPI3_MISO
R1463 AV19
R1450 1 R1451 1
43 IN
CLK24M_OUT AP_TO_TOUCH_CLK32K_RESET_L
-

R1480
42
SPI_AP_TO_MESA_MOSI AE35 SPI3_MOSI
OUT

B B
43 OUT
SPI_AP_TO_MESA_SCLK 0.00 SPI_AP_TO_MESA_SCLK_R AF38
4.7K 4.7K
43 OUT
1 2 SPI3_SCLK BA20 AP_TO_NAND_SYS_CLK_R 1
0.00 2 AP_TO_NAND_SYS_CLK 5% 5%
AE37 NAND_SYS_CLK 17 1/32W 1/32W
0% 43 IN
MESA_TO_AP_INT SPI3_SSIN
OUT
MF MF
1/32W 0% 01005 01005
MF 1/32W ROOM=SOC 2 ROOM=SOC 2
01005 MF
01005

=|-
ROOM=SOC I2C1_SMC_SCL

|-
ROOM=SOC 47 11

- - - - || |- ||
- - - |-
I2C1_SMC_SDA

- - ||- ||||
||
47 11

|||| ||- - -
SPI: Route as Daisy-Chain (No T's Allowed)

||- |- |-
||

- -
=|-
|-
- - - - || |- ||
- - - |-

- - ||- ||||
||

|||| ||- - -
||- |- |-
||

- -
=|-
|-
- - - - || |- ||
- - - |-

- - ||- ||||
||

|||| ||- - -
A A
- |-

||- |- |-
|||-

||
||||

SYNC_MASTER=sync SYNC_DATE=04/14/2017
||-

-
PAGE TITLE
- |-

SOC: SERIAL + SMC


--

-
==

DRAWING NUMBER SIZE

051-02159 D
Apple Inc. REVISION

10.0.0
NOTICE OF PROPRIETARY PROPERTY:
=|-

=|-
BRANCH
|-

|-
- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-
THE INFORMATION CONTAINED HEREIN IS THE
- - ||- ||||

- - ||- ||||
||

||
PROPRIETARY PROPERTY OF APPLE INC.
|||| ||- - -

|||| ||- - -
THE POSESSOR AGREES TO THE FOLLOWING: PAGE
||- |- |-

||- |- |-
14 OF 80
||

||
|- - - - -

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE


- - - || ==
||- ||-

II NOT TO REPRODUCE OR COPY IT

-
||- - ||

SHEET
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART
-

11 OF 81

-
IV ALL RIGHTS RESERVED
-

8 7 6 5 4 3 2 . 1
=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-

=|-
|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-

|-
- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||

- - - - || |- ||
- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-

- - - |-
- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||

- - ||- ||||
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -

|||| ||- - -
||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-

||- |- |-
||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||

||
|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -

|- - - -
- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||

- - - ||
||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

||- ||

-
||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-

||-
-

-
- - - - - - - - - - - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
D

=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
B

SYNC_DATE=04/14/2017

SIZE

15 OF 80
12 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
REVISION

BRANCH

|||- |- ||
SOC: GPIO + UART

||
SHEET

=|- - - - |-
PAGE

1
1

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT


#29471964: Remove PWM AP Timebase Calibration Connection for Prox

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
PAGE TITLE

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
2
2

SYNC_MASTER=sync

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
7 21

5 50

|| - - - - || |- ||
47

50

50

50

50

50

50

47

|||-
47

50

50

50

50

50

50

47

|- || ||
=|- - - - |-
OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT
IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

3
3

PMU_TO_AP_PRE_UVLO_L

WLAN_TO_AP_TIME_SYNC

UART_AP_DEBUG_RXD
UART_AP_DEBUG_TXD

UART_BT_TO_AP_CTS_L
UART_AP_TO_BT_RTS_L
UART_BT_TO_AP_RXD
UART_AP_TO_BT_TXD

UART_GNSS_TO_AP_CTS_L
UART_AP_TO_GNSS_RTS_L
UART_GNSS_TO_AP_RXD
UART_AP_TO_GNSS_TXD

UART_NFC_TO_AP_CTS_L
UART_AP_TO_NFC_RTS_L
UART_NFC_TO_AP_RXD
UART_AP_TO_NFC_TXD

UART_WLAN_TO_AP_CTS_L
UART_AP_TO_WLAN_RTS_L
UART_WLAN_TO_AP_RXD
UART_AP_TO_WLAN_TXD

UART_ACCESSORY_TO_AP_RXD
UART_AP_TO_ACCESSORY_TXD

- - - - - - -
||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
NC

NC
NC

|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
M37

M35
D28
C30

AF3
AF2

C28

D30

C32
D31

N36
N35

AF5
AF4
A28

P34

P36

B28
B29

B30

B32

K36
L36

R5
P2
TMR32_PWM0
TMR32_PWM1
TMR32_PWM2

UART0_RXD
UART0_TXD

UART1_CTS*
UART1_RTS*
UART1_RXD
UART1_TXD

UART2_CTS*
UART2_RTS*
UART2_RXD
UART2_TXD

UART3_CTS*
UART3_RTS*
UART3_RXD
UART3_TXD

UART4_CTS*
UART4_RTS*
UART4_RXD
UART4_TXD

UART6_RXD
UART6_TXD

UART7_RXD
UART7_TXD

4
4

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
TMIT78B1-C5

- || ||||- - - ||- ||||


- - - - || |- ||
SYM 5 OF 16

||
|||-
U1000

|- || ||
=|- - - - |-
WLCSP

EAST NORTHEAST WEST SOUTHWEST


REQUEST_DFU1
REQUEST_DFU2

- - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||
GPIO_10
GPIO_11
GPIO_12
GPIO_13
GPIO_14
GPIO_15
GPIO_16
GPIO_17
GPIO_18
GPIO_19
GPIO_20
GPIO_21
GPIO_22
GPIO_23
GPIO_24
GPIO_25
GPIO_26
GPIO_27
GPIO_28
GPIO_29
GPIO_30
GPIO_31
GPIO_32
GPIO_33
GPIO_34
GPIO_35
GPIO_36
GPIO_37

- - - || == - - - || == - - - || == - - - || == - - - ||
GPIO_0
GPIO_1
GPIO_2
GPIO_3
GPIO_4
GPIO_5
GPIO_6
GPIO_7
GPIO_8
GPIO_9

|- - - - - |- - - - - |- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
AL4
T35
R36
P38
R35
N37
L37
K38
K34
L35
D33
C34
D32
D29
B33
A32
P6
P4
R4
R3
R2
T5
T4
T3
T2
U6
U4
U2
V5
V4
V3
AJ3
AJ4
AJ5
AJ6
AK3
AK4
AK5

AB2
AC4
NC

NC
NC

NC

NC

NC

NC
NC
5

5
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||

PMU_TO_AP_BUTTON_POWER_KEY_L
|| - - - - || |- ||
|||-

PMU_TO_AP_BUTTON_VOL_DOWN_L
|- || ||
=|- - - - |-
AP_TO_SPKRAMP_TOP_RESET_L

AP_TO_TOUCH_MAMBA_RESET_L

PMU_HYDRA_TO_AP_FORCE_DFU
SPKRAMP_TOP_TO_AP_INT_L

BB_TO_AP_RESET_DETECT_L
AP_TO_BBPMU_RADIO_ON_L
AP_TO_WLAN_DEVICE_WAKE
AP_TO_DISPLAY_RESET_L

AP_TO_NFC_FW_DWLD_REQ
AP_TO_CAMPMU_RESET_L

AP_TO_PMU_AMUX_SYNC
AP_TO_NFC_DEV_WAKE

AP_TO_BB_IPC_GPIO1

CAMPMU_TO_AP_IRQ_L

AP_TO_BB_TIME_MARK
AP_TO_BB_COREDUMP

TOUCH_TO_AP_INT_L
AP_TO_BB_MESA_ON

AP_TO_BB_RESET_L

AP_TO_GNSS_WAKE

- - - - - - -
||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||
AP_TO_BT_WAKE

- - - || == - - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |-
DFU_STATUS

BOARD_REV3
BOARD_REV2
BOARD_REV1
BOARD_REV0
|||| ||- - - |||| ||- - - |||| ||- - -
- || ||||-
BOARD_ID0

BOARD_ID1

BOARD_ID2
BOARD_ID4
- - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |-
OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

50 5 OUT

OUT

OUT

OUT

5 OUT

OUT

OUT

OUT
IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN
6 5

47 21 5

6
42

50

29

50

50

50

50

50

38

42

50

50

21

50

42
38

29

50

21

21

6
- -
6

-
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
SOC - GPIO INTERFACES

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
7

7
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
8

|- - - - - |- - - -

8
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - - - - - - - - - - - - - - - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - || == - - - ||

A
|- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - - - |- - - -

B
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
- - - - - - - - - - - - - - - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
- |- |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- ||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| |||| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
|||- |||- |- || || |- || || |- || || |- || || |- || || |- || || |- || ||
A

- |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-


B

SYNC_DATE=04/14/2017

SIZE

16 OF 80
13 OF 81
10.0.0
051-02159

- - -
||- - || ||-
||- ||- ||- ||
DRAWING NUMBER

- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
REVISION

BRANCH

|||- |- || ||
SHEET

=|- - - - |-
PAGE

1
1

SOC: AOP

- - -
||- - || ||-
||- ||- ||- ||
NOTICE OF PROPRIETARY PROPERTY:

- - - || == - - - ||
|- - - - - |- - - -
III NOT TO REVEAL OR PUBLISH IT IN WHOLE OR PART

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
Apple Inc.

I TO MAINTAIN THIS DOCUMENT IN CONFIDENCE

|| - - - - || |- ||
THE INFORMATION CONTAINED HEREIN IS THE

THE POSESSOR AGREES TO THE FOLLOWING:

|||- |- || ||
5 11 13 15 18 21 23 25 36 41

5 11 13 15 18 21 23 25 36 41

=|- - - - |-
PROPRIETARY PROPERTY OF APPLE INC.

II NOT TO REPRODUCE OR COPY IT


45 46 47 48 50

45 46 47 48 50

IV ALL RIGHTS RESERVED

- - -
||- - || ||-
37 39 43

37 39 43

||- ||- ||- ||


- - - || == - - - ||
|- - - - - |- - - -
||- |- |-
33

33

- |- - |- |||| ||- - -
- || ||||-
PP1V8_S2

PP1V8_S2

- - ||- ||||
PAGE TITLE
OUT

OUT

|| - - - - || |- ||
BI

BI

|||- |- || ||
=|- - - - |-
2
2

SYNC_MASTER=sync
R1621 1

ROOM=SOC 2

ROOM=SOC 2
R1623
2.2K

1.00K
5%
1/32W
MF
01005

5%
1/32W
MF
01005

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||-
R1620 1

ROOM=SOC 2

ROOM=SOC 2

|- || ||
R1622
2.2K

1.00K
5%
1/32W
MF
01005

5%
1/32W
MF
01005

=|- - - - |-
5 17 50

5 17
50
36

36

21

I2C0_AOP_SCL
I2C0_AOP_SDA

I2C1_AOP_SCL
I2C1_AOP_SDA
OUT

- - -
BI

BI
IN

IN

IN

||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
CODEC_TO_AOP_GPIO1
CODEC_TO_AOP_GPIO2

PMU_TO_AOP_CLK32K
SWD_AOP_TO_MANY_SWCLK

SWD_AOP_BI_BB_SWDIO
SWD_AP_BI_NAND_SWDIO

- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
3
3

47

47
IN

IN

- - -
||- - || ||-
HYDRA_TO_NUB_INT
HYDRA_TO_NUB_DOCK_CONNECT

||- ||- ||- ||


- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
NC

NC

NC
AW18
AW17
BA16

BA18

AV20

AY17

AV10

BA17

AY19
AT21

AW9
AC5
AC2

BA9
AV9

4
4

AOP_PDM_CLK0
AOP_PDM_DATA0
AOP_PDM_DATA1

RT_CLK32768

AOP_SWD_TCK_OUT

AOP_SWD_TMS0
AOP_SWD_TMS1
SWD_TMS2
SWD_TMS3

AOP_I2CM0_SCL
AOP_I2CM0_SDA

AOP_I2CM1_SCL
AOP_I2CM1_SDA

DOCK_ATTENTION

DOCK_CONNECT

- - -
||- - || ||-
||- ||- ||- ||
- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
VDDIO18_AOP
TMIT78B1-C5

AP19
SYM 7 OF 16

VDDIO18_AOP
U1000

AP17
WLCSP

AP15 VDDIO18_AOP
AP13 VDDIO18_AOP
- - -
||- - || ||-
C1691

AON_DDR_RESET*

||- ||- ||- ||


ROOM=SOC

AOP_UART0_RXD

AOP_UART1_RXD

AOP_UART2_RXD
AOP_UART0_TXD

AOP_UART1_TXD

AOP_UART2_TXD
2 X5R-CERM

- - - || ==
0.1UF

- - - ||

AOP_I2S0_DOUT
AOP_I2S0_LRCK
AOP_I2S0_BCLK

AOP_I2S0_MCK
AOP_SPI_SCLK
AOP_SPI_MISO
AOP_SPI_MOSI

|- - - - - |- - - -
AOP_FUNC_16
AOP_FUNC_17
AOP_FUNC_18
AOP_FUNC_19
AOP_FUNC_20
AOP_FUNC_21
AOP_FUNC_22
AOP_FUNC_23
AOP_FUNC_24
AOP_FUNC_25
AOP_FUNC_26
AOP_FUNC_10
AOP_FUNC_11
AOP_FUNC_12
AOP_FUNC_13
AOP_FUNC_14
AOP_FUNC_15

AOP_I2S0_DIN
01005

||- |- |-
AOP_FUNC_0
AOP_FUNC_1
AOP_FUNC_2
AOP_FUNC_3
AOP_FUNC_4
AOP_FUNC_5
AOP_FUNC_6
AOP_FUNC_7
AOP_FUNC_8
AOP_FUNC_9

- |- - |-
6.3V

|||| ||- - -
20%

- || ||||- - - ||- ||||


|| - - - - || |- ||
|||- |- || ||
1

=|- - - - |-
C1690

AT11

AU14
AU13
AW10
AW11
AT16
AV11
AY10
AV12
AY11
AU16
AV16
AT17
AV13
AW12
AV14
AW13

AW7
AU10
AV8

AT14
AY8

BA8
AW8

AU11
AT15

BA14
AT19
AU19
BA15

BA13
AU17
AV15
AY13
BA11
AV17
BA10
AT18
AW14
AV18
BA12
AY14
2 X5R-CERM
2.2UF

ROOM=SOC
VDDIO18_AOP:1.8V @ 15mA MAX

NC

NC

NC

NC
NC
6.3V
0201
5

5
20%

- - -
||- - || ||-
1

||- ||- ||- ||


- - - || == - - - ||
|- - - - - |- - - -
- |- - |- ||- |- |-
|||| ||- - -
- || ||||- - - ||- ||||
|| - - - - || |- ||
|||- |- || ||
=|- - - - |-
I2S_CODEC_ASP1_TO_AOP_AMPS_LRCLK_R
I2S_CODEC_ASP1_TO_AOP_AMPS_BCLK_R
PP1V8_S2

I2S_AOP_AMPS_TO_CODEC_ASP1_DOUT
AOP_TO_SPKRAMP_BOT_ARC_RESET_L

I2S_CODEC_ASP1_TO_AOP_AMPS_DIN
SPKRAMP_BOT_ARC_TO_AOP_INT_L

I2S_AOP_TO_CODEC_ASP2_LRCLK
SPI_AOP_TO_ACCEL_GYRO_CS_L

SPI_AOP_TO_PHOSPHORUS_CS_L

I2S_AOP_TO_CODEC_ASP2_BCLK

I2S_AOP_TO_CODEC_ASP2_DOUT
- - - - - - - - -
||- - || ||- - || ||- - || ||- - || ||-
ACCEL_GYRO_TO_AOP_DATARDY

I2S_CODEC_ASP2_TO_AOP_DIN
||- ||- ||- ||- ||- ||- ||- ||- ||- ||

I2S_AOP_TO_CODEC_MCLK2_R
50 48 47 46 45 43
41 36 25 23 21 18 15 13 11 5

- - - || == - - - || == - - - || == - - - || == - - - ||
AOP_TO_DDR_SLEEP1_READY

SPI_AOP_TO_COMPASS_CS_L

AOP_TO_MESA_BLANKING_EN

AOP_TO_TOUCH_PROX_STATE
|- - - - - |- - - - - |- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
ACCEL_GYRO_TO_AOP_INT

PHOSPHORUS_TO_AOP_INT

DISPLAY_TO_MANY_BSYNC

PROX_BI_AOP_INT_L_PWM

SPI_AOP_TO_IMU_SCLK_R

AOP_TO_WLAN_CONTEXT_A
AOP_TO_WLAN_CONTEXT_B
AOP_TO_MESA_I2C_ISO_EN

|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -


- || ||||- - - ||- |||| - - ||- ||||
AOP_TO_CODEC_RESET_L - - ||- |||| - - ||- ||||
- - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
AOP_TO_CODEC_CLP_EN

SPI_IMU_TO_AOP_MISO
SPI_AOP_TO_IMU_MOSI
||
|||-
COMPASS_TO_AOP_INT

UART_BB_TO_AOP_RXD
UART_AOP_TO_BB_TXD
|- || || |- || || |- || || |- || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
MESA_TO_AOP_FDINT

PMU_TO_AOP_IRQ_L

ALS_TO_AOP_INT_L

TOUCH_TO_AOP_GPO

6
- - - - -
6

- - - -
||- - || ||- - || ||- - || ||- - || ||-
||- ||- ||- ||- ||- ||- ||- ||- ||- ||
- - - || == - - - || == - - - || == - - - || == - - - ||
|- - - - - |- - - - - |- - - - - |- - - - - |- - - -
- |- - |- ||- |- |- ||- |- |- ||- |- |- ||- |- |-
|||| ||- - - |||| ||- - - |||| ||- - - |||| ||- - -
- || ||||- - - ||- |||| - - ||- |||| - - ||- |||| - - ||- ||||
|| - - - - || |- || - - - - || |- || - - - - || |- || - - - - || |- ||
15 5 OUT

27 5 OUT

OUT

OUT

OUT

OUT

OUT

OUT

OUT

27 5 OUT

OUT

OUT

OUT

OUT

OUT
|||-
IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN

IN
|- || |- || |- || |- ||

BI

BI
|| || || ||
=|- - - - |- =|- - - - |- =|- - - - |- =|- - - - |-
27 5

27 5

38 36 5

27 5
27

27

43

39 37

36

48 39 36

33

36

43

50

50

50

You might also like