You are on page 1of 1

TRƯỜNG ĐẠI HỌC BÁCH KHOA HÀ NỘI ĐỀ THI CUỐI KỲ 2021.

1
TRƯỜNG ĐIỆN – ĐIỆN TỬ Học phần: EE2130 – Thiết kế hệ thống số
Ngày thi: 09/02/2022
Đề số: 05 Tổng số trang: 1 Thời gian làm bài: 90 phút
(Được sử dụng tài liệu)
Ký Trưởng nhóm/Giảng viên phụ trách HP: Khoa phụ trách HP: Phạm Việt Phương
duyệt

Nguyễn Quốc Cường

Câu 1: (2đ)
a) Cho hai số: N10 = 8665; A10 = 4649. Hãy chuyển đổi ra các hệ cơ số sau N16, A16, NBCD, ABCD
b) Thực hiện trực tiếp các phép tính sau: NBCD + ABCD; N16 - A16

2 4
Câu 2: (3đ) Cho hàm logic Q (C, B, A). (C = MSB; A = LSB) 3
A Y0
5
B Y1
6
𝑄(𝐶, 𝐵, 𝐴) = 𝛴 (1, 3, 4, 6) 1
Y2
7
E Y3

a) Viết biểu thức đại số Bool thể hiện hàm Q nêu trên 74S139

b) Vẽ mạch thực hiện hàm Q chỉ sử dụng các phần tử NOR (2 hoặc 3 đầu vào) 14
A Y0
12
13 11
B Y1
c) Thực hiệc hàm Q nêu trên sử dụng mạch IC 74S139 và các phần tử logic cơ Y2
10
15 9
E Y3
bản/mở rộng khác nếu cần thiết. Biết IC 74S139 gồm 2 bộ Decoder 2/4 có sơ
74S139
đồ khối như Hình 1.
Hình 1

Câu 3: (3đ) Thiết kế mạch logic dãy đồng bộ sử


x
dụng các D-FF và các cổng logic cơ bản/mở rộng, có y
sơ đồ khối và hoạt động theo graph trạng thái như s0, s1, s2, s3
clk
Hình 2 (mạch có biến vào x, biến ra y và có 4 trạng
thái trong s0 ÷ s3) =1 y=
=1 y=1 = y=
a) Lập bảng chân lý
b) Tổng hợp các biểu thức kích thích cho các đầu
vào của các D flip flop và của đầu ra Y = y=1 = y=1 =1 y=1
s s1 s3 s
c) Vẽ mạch logic dãy đồng bộ nêu trên
= y=

=1 y=1
Hình 2
Câu 4: (2đ) Cho sơ đồ lắp mạch DAC như Hình 3.
Biết QA, D0: LSB ; QD, D3 : MSB ; D3
Xung QA
UDAC = ∆U * Nx (∆U =0.5 V; Nx là giá trị đặt tại đầu đếm QB D1 UDAC
vào của DAC) QC D2
IC 74191 DAC 4 bít
Hãy tính toán và vẽ đặc tính UDAC khi IC 74191 đếm QD D0
tiến, biết IC 74191 là bộ đếm đồng bộ module 16 có
chu trình. Hình 3

-------------------- Hết ------------------------

You might also like