You are on page 1of 21

(19)中华人民共和国国家知识产权局

(12)发明专利
(10)授权公告号 CN 106531064 B
(45)授权公告日 2019.03.08
(21)申请号 201611112169 .1 审查员 彭文佳

(22)申请日 2016 .12 .06

(65)同一申请的已公布的文献号
申请公布号 CN 106531064 A

(43)申请公布日 2017 .03 .22

(73)专利权人 深圳市富满电子集团股份有限公

地址 518000 广东省深圳市南山区高新中
四道31号研祥科技大厦9楼B7-B8单元

(72)发明人 王燕晖 张敏

(74)专利代理机构 深圳中一专利商标事务所
44237
代理人 阳开亮

(51)Int .Cl .
G09G 3/32(2016 .01) 权利要求书2页 说明书9页 附图9页

(54)发明名称
一种LED显示屏及其显示控制电路
(57)摘要
本发明属于LED显示技术领域, 提供了一种
LED显示屏及其显示控制电路。在本发明中, 通过
采用包括多个行扫描控制芯片、 多个列扫描控制
芯片、 LED显示阵列、多个脉冲消除模块以及多个
消隐信号产生模块的LED显示控制电路, 使得脉
冲消除模块对行扫描控制信号中的窄脉冲进行
消除, 消隐信号产生模块根据产生的行消隐信号
对LED显示阵列中的行通道进行消隐处理, 进而
使得该LED显示控制电路不但可消除因时序问题
导致的行扫描控制芯片输出的行扫描控制信号
中包含的窄脉冲信号, 并且还可对LED显示阵列
进行消隐处理, 使得LED显示阵列中被选通的行
通道不会产生残影现象 , 从而解决了现有的LED
CN 106531064 B

显示屏存在因时序问题而导致LED显示屏产生消
隐不完全的问题。
CN 106531064 B 权 利 要 求 书 1/2 页

1 .一种LED显示控制电路,包括多个行扫描控制芯片、多个列扫描控制芯片以及LED显
示阵列, 每个所述行扫描控制芯片具有多个输入端与多个输出端, 多个所述输入端用于接
收多个驱动信号, 多个所述输出端与所述LED显示阵列的行通道一一对应连接, 用于输出行
扫描控制信号至所述LED显示阵列, 每个所述列扫描控制芯片用于输出列扫描控制信号至
所述LED显示阵列, 其特征在于,所述LED显示控制电路还包括:
多个脉冲消除模块与多个消隐信号产生模块, 每个所述行扫描控制芯片与至少一个所
述脉冲消除模块连接;
当每个所述行扫描控制芯片的多个输出端均连接有所述脉冲消除模块时, 每个所述行
扫描控制芯片的多个输出端与多个所述脉冲消除模块的输入端一一对应连接, 多个所述脉
冲消除模块的输出端与所述LED显示阵列的多个行通道以及多个所述消隐信号产生模块的
输入端一一对应连接, 多个所述消隐信号产生模块的输出端与所述LED显示阵列的多个行
通道一一对应连接;
所述行扫描控制芯片根据多个所述驱动信号生成多个行扫描控制信号, 所述脉冲消除
模块对所述行扫描控制信号进行窄脉冲消除处理, 并将处理后的所述行扫描控制信号输出
至所述LED显示阵列, 以选通所述LED显示阵列中与所述处理后的行扫描控制信号对应的行
通道; 所述消隐信号产生模块根据所述处理后的行扫描控制信号产生行消隐信号, 以对所
述LED显示阵列中与所述行消隐信号对应的行通道进行消隐处理; 或者
当每个所述行扫描控制芯片的部分输出端连接有所述脉冲消除模块时, 每个所述行扫
描控制芯片的部分输出端与和所述部分输出端连接的脉冲消除模块的输入端一一对应连
接,和所述部分输出端连接的脉冲消除模块的输出端与所述LED显示阵列的部分行通道一
一对应连接, 并且和所述部分输出端连接的脉冲消除模块的输出端与部分所述消隐信号产
生模块的输入端一一对应连接, 每个所述行扫描控制芯片的其他输出端与所述LED显示阵
列中除所述部分行通道之外的行通道, 以及其他消隐信号产生模块的输入端一一对应连
接,多个所述消隐信号产生模块的输出端与所述LED显示阵列的多个行通道一一对应连接;
其中, 每个所述行扫描控制芯片的其他输出端指的是每个所述行扫描控制芯片的多个输出
端中除连接有所述脉冲消除模块之外的输出端, 所述其他消隐信号产生模块指的是多个消
隐信号产生模块中除与所述脉冲消除模块连接之外的消隐信号产生模块;
所述行扫描控制芯片根据多个所述驱动信号生成多个行扫描控制信号, 所述脉冲消除
模块对部分所述行扫描控制信号进行窄脉冲消除处理, 并将处理后的所述部分行扫描控制
信号输出至所述LED显示阵列, 以选通所述LED显示阵列中与所述处理后的行扫描控制信号
对应的行通道, 所述行扫描控制芯片将其他行扫描控制信号输出至所述LED显示阵列, 以选
通所述LED显示阵列中与所述其他行扫描控制信号对应的行通道; 所述其他行扫描控制信
号指的是多个所述行扫描控制信号中除部分所述行扫描控制信号之外的行扫描控制信号;
部分所述消隐信号产生模块根据所述处理后的行扫描控制信号产生行消隐信号, 其他所述
消隐信号产生模块根据所述行扫描控制信号产生行消隐信号, 以对所述LED显示阵列中与
所述行消隐信号对应的行通道进行消隐处理。
2 .根据权利要求1所述的LED显示控制电路, 其特征在于,
所述脉冲消除模块包括: 延时
单元与脉冲消除单元;
所述延时单元的输入端与所述脉冲消除单元的第一输入端共接形成所述脉冲消除模

2
CN 106531064 B 权 利 要 求 书 2/2 页

块的输入端, 所述延时单元的输出端与所述脉冲消除单元的第二输入端连接, 所述脉冲消


除单元的输出端为所述脉冲消除模块的输出端;
所述延时单元对所述行扫描控制信号进行延时, 并将延时后的行扫描控制信号输出至
所述脉冲消除单元, 所述脉冲消除单元根据所述延时后的行扫描控制信号对所述行扫描控
制信号进行窄脉冲消除处理。
3 .根据权利要求2所述的LED显示控制电路, 其特征在于,所述延时单元包括:
第一反相器、 第二反相器、第一电阻以及第一电容;
所述第一反相器的输入端为所述延时单元的输入端, 所述第一反相器的输出端与所述
第一电阻的第一端连接, 所述第一电阻的第二端与所述第一电容的第一端以及所述第二反
相器的输入端连接, 所述第一电容的第二端接地, 所述第二反相器的输出端为所述延时单
元的输出端。
4 .根据权利要求2所述的LED显示控制电路, 其特征在于,所述延时单元包括:
第三反相器、 第四反相器、第五反相器、 第六反相器、第二电容以及第一偏置电流源;
所述第三反相器的输入端为所述延时单元的输入端, 所述第三反相器的输出端与所述
第四反相器的第一输入端连接, 所述第四反相器的第二输入端与所述第一偏置电流源的输
出端连接, 所述第一偏置电流源的输入端接收输入电压, 所述第四反相器的输出端与所述
第二电容的第一端以及所述第五反相器的输入端连接, 所述第四反相器的接地端与所述第
二电容的第二端共接于地, 所述第五反相器的输出端与所述第六反相器的输入端连接, 所
述第六反相器的输出端为所述延时单元的输出端。
5 .根据权利要求2所述的LED显示控制电路, 其特征在于,所述延时单元包括:
第七反相器、 第八反相器、第九反相器、 第十反相器、第三电容以及第二偏置电流源;
所述第七反相器的第一输入端为所述延时单元的输入端, 所述第七反相器的第二输入
端接收输入电压, 所述第七反相器的输出端与所述第三电容的第一端以及所述第八反相器
的输入端连接, 所述第七反相器的接地端与所述第二偏置电流源的输入端连接, 所述第二
偏置电流源的与所述第三电容的第二端共接于地, 所述第八反相器的输出端与所述第九反
相器的输入端连接, 所述第九反相器的输出端与所述第十反相器的输入端连接, 所述第十
反相器的输出端为所述延时单元的输出端。
6 .根据权利要求2所述的LED显示控制电路, 其特征在于, 所述脉冲消除单元包括或门,
所述或门的第一输入端为所述脉冲消除单元的第一输入端, 所述或门的第二输入端为所述
脉冲消除单元的第二输入端, 所述或门的输出端为所述脉冲消除单元的输出端。
7 .一种LED显示屏,其特征在于,所述LED显示屏包括如权利要求1至6任一项所述的LED
显示控制电路。

3
CN 106531064 B 说 明 书 1/9 页

一种LED显示屏及其显示控制电路

技术领域
[0001] 本发明属于LED显示技术领域,
尤其涉及一种LED显示屏及其显示控制电路。

背景技术
[0002] 由于LED显示屏具有亮度高、 工作电压低、功耗小、大型化、寿命长、 耐冲击和性能
稳定等优点, LED显示屏得到广泛应用, 例如应用在体育场馆、商业应用、 银行、证劵、
邮政、
码头、 商场、
车站、 邮政、 电讯、机关、
监控、 学校、餐厅、
酒店、 娱乐、等不同户外场所的广告宣
传等。
[0003] 一般而言, LED显示屏由多个8路行扫描控制芯片和多个16列通道恒流控制芯片进
行LED显示控制, 并且由于通道上的寄生电容不可忽略, 且容易造成LED显示屏残影现象,因
此, 每个行扫描控制芯片中增加了消隐功能, 以消除LED显示屏的残影现象, 但是因为时序
问题, 行扫描控制芯片输出的行扫描控制信号中容易产生窄脉冲信号, 该窄脉冲信号容易
导致LED显示屏发生消隐不完全的问题。
[0004] 综上所述, 现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的
问题。

发明内容
[0005] 本发明的目的在于提供一种LED显示屏及其显示控制电路, 旨在现有的LED显示屏
存在因时序问题而导致LED显示屏产生消隐不完全的问题。
[0006] 本发明是这样实现的,一种LED显示控制电路, 包括多个行扫描控制芯片、多个列
扫描控制芯片以及LED显示阵列, 每个所述行扫描控制芯片具有多个输入端与多个输出端,
多个所述输入端用于接收多个驱动信号, 多个所述输出端与所述LED显示阵列的行通道一
一对应连接, 用于输出行扫描控制信号至所述LED显示阵列, 每个所述列扫描控制芯片用于
输出列扫描控制信号至所述LED显示阵列, 所述LED显示控制电路还包括:
[0007] 多个脉冲消除模块与多个消隐信号产生模块, 每个所述行扫描控制芯片与至少一
个所述脉冲消除模块连接;
[0008] 当每个所述行扫描控制芯片的多个输出端均连接有所述脉冲消除模块时, 每个所
述行扫描控制芯片的多个输出端与多个所述脉冲消除模块的输入端一一对应连接, 多个所
述脉冲消除模块的输出端与所述LED显示阵列的多个行通道以及多个所述消隐信号产生模
块的输入端一一对应连接, 多个所述消隐信号产生模块的输出端与所述LED显示阵列的多
个行通道一一对应连接;
[0009] 所述行扫描控制芯片根据多个所述驱动信号生成多个行扫描控制信号, 所述脉冲
消除模块对所述行扫描控制信号进行窄脉冲消除处理, 并将处理后的所述行扫描控制信号
输出至所述LED显示阵列, 以选通所述LED显示阵列中与所述处理后的行扫描控制信号对应
的行通道; 所述消隐信号产生模块根据所述处理后的行扫描控制信号产生行消隐信号, 以
对所述LED显示阵列中与所述行消隐信号对应的行通道进行消隐处理; 或者

4
CN 106531064 B 说 明 书 2/9 页

[0010] 当每个所述行扫描控制芯片的部分输出端连接有所述脉冲消除模块时, 每个所述


行扫描控制芯片的部分输出端与和所述部分输出端连接的脉冲消除模块的输入端一一对
应连接, 和所述部分输出端连接的脉冲消除模块的输出端与所述LED显示阵列的部分行通
道一一对应连接, 并且和所述部分输出端连接的脉冲消除模块的输出端与部分所述消隐信
号产生模块的输入端一一对应连接, 每个所述行扫描控制芯片的其他输出端与所述LED显
示阵列中除所述部分行通道之外的行通道, 以及其他消隐信号产生模块的输入端一一对应
连接, 多个所述消隐信号产生模块的输出端与所述LED显示阵列的多个行通道一一对应连
接; 其中, 每个所述行扫描控制芯片的其他输出端指的是每个所述行扫描控制芯片的多个
输出端中除连接有所述脉冲消除模块之外的输出端, 所述其他消隐信号产生模块指的是多
个消隐信号产生模块中除与所述脉冲消除模块连接之外的消隐信号产生模块;
[0011] 所述行扫描控制芯片根据多个所述驱动信号生成多个行扫描控制信号, 所述脉冲
消除模块对部分所述行扫描控制信号进行窄脉冲消除处理, 并将处理后的所述部分行扫描
控制信号输出至所述LED显示阵列, 以选通所述LED显示阵列中与所述处理后的行扫描控制
信号对应的行通道, 所述行扫描控制芯片将其他行扫描控制信号输出至所述LED显示阵列,
以选通所述LED显示阵列中与所述其他行扫描控制信号对应的行通道; 所述其他行扫描控
制信号指的是多个所述行扫描控制信号中除部分所述行扫描控制信号之外的行扫描控制
信号; 部分所述消隐信号产生模块根据所述处理后的行扫描控制信号产生行消隐信号, 其
他所述消隐信号产生模块根据所述行扫描控制信号产生行消隐信号, 以对所述LED显示阵
列中与所述行消隐信号对应的行通道进行消隐处理。
[0012] 本发明的又一目的还在于提供一种LED显示屏, 所述LED显示屏包括上述的LED显
示屏控制电路。
[0013] 在本发明中,通过采用包括多个行扫描控制芯片、多个列扫描控制芯片、LED显示
阵列、 多个脉冲消除模块以及多个消隐信号产生模块的LED显示控制电路, 使得脉冲消除模
块对行扫描控制信号中的窄脉冲进行消除 ,消隐信号产生模块根据产生的行消隐信号对
LED显示阵列中的行通道进行消隐处理, 进而使得该LED显示控制电路不但可消除因时序问
题导致的行扫描控制芯片输出的行扫描控制信号中包含的窄脉冲信号, 并且还可对LED显
示阵列进行消隐处理, 使得LED显示阵列中被选通的行通道不会产生残影现象, 从而解决了
现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。

附图说明
[0014] 图1是现有的LED显示屏的各个控制信号示意图;
[0015] 图2是现有的LED显示屏控制电路示意图;
[0016] 图3是现有的LED显示屏出现残影现象的时序原理示意图;
[0017] 图4是本发明一实施例所提供的LED显示控制电路的模块结构示意图;
[0018] 图5是本发明另一实施例所提供的LED显示控制电路的模块结构示意图;
[0019] 图6是本发明又一实施例所提供的LED显示控制电路的模块结构示意图;
[0020] 图7是本发明一实施例所提供的LED显示控制电路的脉冲消除模块的模块结构示
意图;
[0021] 图8是本发明一实施例所提供的LED显示控制电路中的脉冲消除模块的电路结构

5
CN 106531064 B 说 明 书 3/9 页

示意图;
[0022] 图9是本发明另一实施例所提供的LED显示控制电路中的脉冲消除模块的电路结
构示意图;
[0023] 图10是本发明又一实施例所提供的LED显示控制电路中的脉冲消除模块的电路结
构示意图;
[0024] 图11是本发明一实施例所提供LED显示控制电路的时序原理示意图;
[0025] 图12是本发明另一实施例所提供的LED显示控制电路的时序原理示意图。

具体实施方式
[0026] 为了使本发明的目的、 技术方案及优点更加清楚明白, 以下结合附图及实施例, 对
本发明进行进一步详细说明。应当理解, 此处所描述的具体实施例仅仅用以解释本发明, 并
不用于限定本发明。
[0027] 通常, 因时序问题而导致LED显示屏产生消隐不完全的问题的主要原因是: 行扫描
控制芯片的片选信号滞后于行扫描控制芯片输出的行扫描控制信号, 进而使得行扫描控制
信号出现窄脉冲信号, 该窄脉冲信号的宽度若是小于消隐信号的脉宽, 则消隐效果不会产
生, 并且此窄脉冲信号可向通道上的寄生电容充电 , 以使寄生电容为高电平, 进而导致LED
显示屏出现残影现象。
[0028] 进一步地, 如图1所示, 就8路行扫描控制芯片而言, 其有多个输入控制信号S0、 S1、
S2、ENH以及ENL。其中, 输入控制信号ENH以及ENL是控制输出使能或屏蔽, 即片选信号CEB是
根据输入控制信号ENH和ENL产生的, 当片选信号CEB为高电平时, 则8路行扫描控制芯片的
输出被屏蔽, 当片选信号CEB为低电平时, 则8路行扫控制芯片的输出使能; 输入控制信号
S0、S1、S2为8路行扫描控制芯片的输入控制信号, 用于依序打开8个通道, 即8路行扫描控制
信号P1-P8是根据输入控制信号S0、S1、S2输出的, 而消隐信号B1-B8又是8路行扫描控制信
号P1-P8经由消隐脉冲产生器产生的, 因此, 只有当输入控制信号S0、S1、S2、ENH以及ENL同
时到达芯片端口时, 芯片的消隐功能才可以正常工作。但是随着PCB布线、 前端控制芯片输
出等因素造成输入控制信号S0、 S1、S2、ENH以及ENL之间延迟不同, 进而使得8路行扫描控制
芯片的片选信号CEB滞后于8路行扫描控制芯片的输出信号, 从而导致LED显示屏消隐不完
全, 即LED显示屏的残影现象依然存在。
[0029] 下面根据图2所示的LED显示控制电路示意图和图3所示的LED显示屏出现残影现
象的时序原理示意图, 对LED显示屏因时序问题出现残影的原理作详细说明:
[0030] 首先, 值得注意的是, 图2所示的LED显示控制电路, 以及图3所示的LED显示屏出现
残影现象的时序原理示意图均是以8路行扫描控制芯片中的4路信号为例进行说明。
[0031] 如图2所示, P1、P2、P3以及P4为行扫描控制信号, 低电平使能; B1、B2、B3以及B4为
行通道消隐信号, 高电平使能; N1、N2、N3以及N4为列扫描控制信号, 高电平使能; C1、C2、C3
以及C4为行通道寄生电容。
[0032] 进一步地, 请同时参考图2和图3, 如图2和图3所示, 由于P1、P2、
P3以及P4的行扫描
控制信号只有在低电平时使能, N1、N2、N3以及N4的列扫描控制信号只有在高电平时使能,
并且只有在片选信号CEB为低电平时P1、 P2、P3以及P4的行扫描控制信号才有效, 因此, 正常
情况下, 在时间1的时段内, LED显示屏控制电路中的LED显示阵列的第1行第4列的LED发光、

6
CN 106531064 B 说 明 书 4/9 页

第2行第1列的LED发光、第3行第2列的LED发光以及第4行第3列的LED发光; 在时间2的时段
内, LED显示屏控制电路中的LED显示阵列中的4行4列的LED均不发光; 在时间3的时段内,
LED显示屏控制电路中的LED显示阵列的第1行LED均不发光、第2行第2列的LED发光、第3行
第3列的LED发光以及第4行第4列的LED发光。
[0033] 然而,当时序上片选信号CEB发生比行扫描控制信号P1晚时, 则在片选信号CEB结
束前, 行扫描控制信号P1会产生一个窄脉冲P11, 因此, 在时间1的时段内, 行扫描控制信号
P1向LED显示阵列中第1行的通道电容C1充电 , 以使通道电容C1变为高电平, 进而在列扫描
控制信号的作用下使得LED显示阵列中的第1行第4列的LED发光, 在行扫描控制信号P1由低
电平变为高电平时, 消隐信号B1控制LED显示阵列中第1行的通道电容C1放电 , 使得通道电
容C1由高电平变为低电平; 在时间2的时段内, 由于行扫描控制信号P1的窄脉冲P11的存在,
通道电容C1重新被充电至高电平; 在时间3的时段内, 在行扫描控制信号P1为低电平时, 通
道电容C1持续被充电 , 而虽然在行扫描控制信号P1为高电平时, 其不再向通道电容C1充电 ,
并且通道电容C1因为消隐信号B1的原因开始放电 , 但是由于行扫描控制信号P1的窄脉冲
P11的存在, 使得通道电容C1保持一定的高电平, 进而使得LED显示阵列的第1行第2列和第2
行第3列中的LED均发光, 从而造成LED显示屏出现残影。
[0034] 值得注意的是, 当行扫描控制信号P1会产生一个窄脉冲P11时, 该窄脉冲P11只对
LED显示阵列中的第1行的发光情况产生影响, 其他行的发光情况均不受影响, 因此,
此处对
其他行的发光情况不再赘述; 此外,上述仅是以行扫描控制信号P1产生窄脉冲信号P11时为
例, 对现有的LED显示屏出现消隐不完全的问题进行了详细说明, 而当行扫描控制信号P1-
P8中的任意一个行扫描控制信号产生窄脉冲信号, 或者行扫描控制信号P1-P8任意两个、 三
个、 四个或全部行扫描控制信号均产生窄脉冲信号时, LED显示屏出现消隐不完全的原理与
行扫描控制信号P1产生窄脉冲信号P11导致LED显示屏出现消隐不完全的原理相同, 因此此
处不再赘述。
[0035] 以下结合具体附图对本发明的实现进行详细的描述:
[0036] 图4示出了本发明一实施例所提供的LED显示控制电路的模块结构, 为了便于说
明, 仅示出了与本发明实施例相关的部分, 详述如下:
[0037] 如图4所示,本发明实施例所提供的LED显示控制电路10包括多个行扫描控制芯片
100(图中仅示出一个)、多个列扫描控制芯片101(图中仅示出一个)以及LED显示阵列102。
其中, 每个行扫描控制芯片100具有多个输入端与多个输出端, 多个输入端用于接收多个驱
动信号, 多个输出端与LED显示阵列102的行通道一一对应连接,用于输出行扫描控制信号
至LED显示阵列102,以选通LED显示阵列102中相应的行通道, 每个列扫描控制芯片101用于
输出列扫描控制信号至LED显示阵列102, 以选通LED显示阵列102中相应的列通道。
[0038] 进一步地, 本发明实施例所提供的LED显示控制电路10还包括多个脉冲消除模块
103与多个消隐信号产生模块104, 每个行扫描控制芯片100与至少一个脉冲消除模块103连
接。
[0039] 其中,如图4所示,当每个行扫描控制芯片100的多个输出端均连接有脉冲消除模
块103时, 每个行扫描控制芯片100的多个输出端与多个脉冲消除模块103的输入端一一对
应连接, 多个脉冲消除模块103的输出端与LED显示阵列102的多个行通道以及多个消隐信
号产生模块104的输入端一一对应连接, 多个消隐信号产生模块104的输出端与LED显示阵

7
CN 106531064 B 说 明 书 5/9 页

列102的多个行通道一一对应连接。
[0040] 行扫描控制芯片100根据多个驱动信号生成多个行扫描控制信号, 脉冲消除模块
103对行扫描控制信号进行窄脉冲消除处理, 并将处理后的行扫描控制信号输出至LED显示
阵列102, 以选通LED显示阵列102中与处理后的行扫描控制信号对应的行通道; 消隐信号产
生模块104根据处理后的行扫描控制信号产生行消隐信号, 以对LED显示阵列102中与行消
隐信号对应的行通道进行消隐处理。
[0041] 此外,如图5所示, 当每个行扫描控制芯片100的部分输出端连接有脉冲消除模块
103时, 每个行扫描控制芯片100的部分输出端与和部分输出端连接的脉冲消除模块103的
输入端一一对应连接, 和部分输出端连接的脉冲消除模块103的输出端与LED显示阵列102
的部分行通道一一对应连接, 并且和部分输出端连接的脉冲消除模块103的输出端与部分
消隐信号产生模块104的输入端一一对应连接, 每个行扫描控制芯片100的其他输出端与
LED显示阵列102中除部分行通道之外的行通道, 以及其他消隐信号产生模块104的输入端
一一对应连接, 多个消隐信号产生模块104的输出端与LED显示阵列102的多个行通道一一
对应连接; 其中,每个行扫描控制芯片100的其他输出端指的是每个行扫描控制芯片100的
多个输出端中除连接有脉冲消除模块103之外的输出端, 其他消隐信号产生模块104指的是
多个消隐信号产生模块104中除与脉冲消除模块103连接之外的消隐信号产生模块104。
[0042] 行扫描控制芯片100根据多个驱动信号生成多个行扫描控制信号, 脉冲消除模块
103对部分行扫描控制信号进行窄脉冲消除处理, 并将处理后的部分行扫描控制信号输出
至LED显示阵列102, 以选通LED显示阵列102中与处理后的行扫描控制信号对应的行通道,
行扫描控制芯片100将其他行扫描控制信号输出至LED显示阵列102, 以选通LED显示阵列
102中与其他行扫描控制信号对应的行通道; 其他行扫描控制信号指的是多个行扫描控制
信号中除部分行扫描控制信号之外的行扫描控制信号; 部分消隐信号产生模块104根据处
理后的行扫描控制信号产生行消隐信号, 其他消隐信号产生模块104根据行扫描控制信号
产生行消隐信号, 以对LED显示阵列102中与行消隐信号对应的行通道进行消隐处理。
[0043] 具体的,在本发明实施例中, 行扫描控制芯片100由三八译码器构成, 即行扫描控
制芯片100具有三个信号输入端和八个信号输出端, 三个信号输入端用于接收前端电路(图
中未示出)输出的输入信号S0、S1以及S2, 八个输出端用于输出八路行扫描控制信号, 在本
发明实施例中, 行扫描控制信号仅以P1-P4为例进行说明。
[0044] 此外,在本发明实施例中, 每个行扫描控制芯片100与至少一个脉冲消除模块103
连接指的是: 每个行扫描控制芯片100可以与一个、 两个或多个脉冲消除模块103连接, 即每
个行扫描控制芯片100的多个输出端中的一个输出端连接有脉冲消除模块103, 两个输出端
连接有脉冲消除模块103, 或者多个输出端均连接有脉冲消除模块103, 而图4所示的LED显
示控制电路10则以每个行扫描控制芯片100的多个输出端均连接有脉冲消除模块103为例,
图5所示的LED显示控制电路10则以每个行扫描控制芯片100的多个输出端中的部分输出端
连接有脉冲消除模块103为例, 该部分输出端指的是每个行扫描控制芯片100的多个输出端
中的一个输出端、两个输出端、三个输出端等, 值得注意的是, 其不包括每个行扫描控制芯
片100的全部输出端, 例如,图5中示出了每个行扫描控制芯片100的一个输出端连接脉冲消
除模块103的情况。
[0045] 需要说明的是, 在图4所示的LED显示控制电路10中,消隐信号产生模块104是根据

8
CN 106531064 B 说 明 书 6/9 页

脉冲消除模块103输出的经过脉冲消除处理后的行扫描控制信号产生行消隐信号的, 而在
图5所示的LED显示控制电路10中, 部分消隐信号产生模块104是根据脉冲消除模块103输出
的经过脉冲消除处理后的行扫描控制信号产生行消隐信号的, 而剩余的消隐信号产生模块
104则是直接根据行扫描控制芯片100输出的行扫描控制信号产生行消隐信号的。
[0046] 进一步地,在其他实施例中, 无论每个行扫描控制芯片100的多个输出端均连接有
脉消除模块103, 或者每个行扫描控制芯片100的部分输出端连接有脉冲消除模块103, 多个
消隐信号产生模块104直接与每个行扫描控制芯片100的多个输出端一一对应连接, 具体可
参考图6。
[0047] 进一步地, 从上述脉冲消除模块103与每个行扫描控制芯片100的连接可知, 当一
个脉冲消除模块103与每个行扫描控制芯片100的一个输出端连接时, 脉冲消除模块103对
该输出端输出的行扫描控制芯片进行窄脉冲消除处理, 当两个或多个脉冲消除模块103与
每个行扫描控制芯片100的两个输出端或多个输出端均连接时, 脉冲消除模块103对两个输
出端输出的行扫描控制芯片进行窄脉冲消除处理, 或者对多个输出端输出的行扫描控制芯
片进行窄脉冲消除处理。值得注意的是, 本发明实施例中的脉冲消除模块103与行扫描控制
芯片100(三八译码器)的连接关系只需最终使得三八译码器输出的八路行扫描控制信号均
无窄脉冲信号即可。
[0048] 进一步地, 如图4和图5所示, 每个列扫描控制芯片101输出多个列扫描控制信号
(图中仅示出了四个, 即N1-N4)至LED显示阵列102,以使LED显示阵列20根据列扫描控制信
号选通相应的列通道, 优选的, 本发明实施例中的列扫描控制芯片101为16通道恒流控制芯
片, 而图中仅示出4通道进行相关说明; LED显示阵列102由多个开关元件(图中以8个开关元
件M1-M8为例)、多行多列的发光二极管阵列(图中以4行4列为例)以及多个行通道寄生电容
(图中以4个通道电容C1-C4为例) ; 需要说明的是, 在本发明实施例中, 第一开关元件M1、第
三开关元件M3、第五开关元件M5以及第七开关元件M7均为PMOS管, 而第二开关元件M2、第四
开关元件M4、 第六开关元件M6以及第八开关元件M8均为NMOS管。
[0049] 在本发明中, 通过采用包括脉冲消除模块103与消隐信号产生模块104的LED显示
控制电路10, 使得脉冲消除模块103对行扫描控制芯片100输出的行扫描控制信号进行窄脉
冲消除, 进而使得行扫描控制芯片100输出的多路行扫描控制信号中均无窄脉冲信号, 且消
隐信号产生模块104根据产生的行消隐信号对LED显示阵列102中的相应行通道进行消隐处
理, 从而消除了LED显示阵列102中出现的残影, 解决了LED显示屏出现消隐不完全的问题。
[0050] 进一步地, 作为本发明一优选实施方式, 如图7所示, 脉冲消除模块103包括:延时
单元103a与脉冲消除单元103b。
[0051] 其中,延时单元103a的输入端与脉冲消除单元103b的第一输入端共接形成脉冲消
除模块103的输入端, 延时单元103a的输出端与脉冲消除单元103b的第二输入端连接, 脉冲
消除单元103b的输出端为脉冲消除模块103的输出端。
[0052] 具体的,延时单元103a对行扫描控制信号进行延时, 并将延时后的行扫描控制信
号输出至脉冲消除单元103b, 脉冲消除单元103b根据延时后的行扫描控制信号对行扫描控
制信号进行窄脉冲消除处理。
[0053] 进一步地, 图11示出了本发明一实施例所提供的LED显示控制电路10的时序原理
图, 为了便于说明, 仅示出了与本发明实施例相关的部分, 详述如下:

9
CN 106531064 B 说 明 书 7/9 页

[0054] 如图11所示, 当行控制扫描芯片100的第一输出端输出的行扫描控制信号P1具有


窄脉冲P11时, 延时单元103a对该行扫描控制信号进行延时处理, 以输出延时后的行扫描控
制信号P1D, 脉冲消除单元103b将延时后的行扫描控制信号P1D与行扫描控制信号P1进行或
逻辑处理, 进而使得处理后的行扫描控制信号P1中不会产生窄脉冲。
[0055] 需要说明的是, 在本实施例中, 仅以行扫描控制芯片100的第一个输出端输出的行
扫描控制信号P1具有窄脉冲P11为例, 对本发明实施例所示的脉冲消除模块103的工作原理
作具体说明, 当行扫描控制芯片100的其他输出端输出的行扫描控制芯片具有窄脉冲时, 脉
冲消除模块103对其进行窄脉冲消除的原理与上述方法相同, 此处不再一一进行描述。
[0056] 进一步地, 作为本发明一优选实施方式, 如图8所示, 延时单元103a包括第一反相
器U1、 第二反相器U2、第一电阻R1以及第一电容C11。
[0057] 其中, 第一反相器U1的输入端为延时单元103a的输入端, 第一反相器U1的输出端
与第一电阻R1的第一端连接, 第一电阻R1的第二端与第一电容C11的第一端以及第二反相
器U2的输入端连接, 第一电容C11的第二端接地, 第二反相器U2的输出端为延时单元103a的
输出端。
[0058] 在本发明实施例中, 由第一反相器U1、第二反相器U2、第一电阻R1以及第一电容
C11组成延时单元103a, 该延时单元103a通过第一反相器U1与第二反相器U2对行扫描控制
信号进行两次反相处理, 以达到对行扫描控制信号进行延时的目的。
[0059] 进一步地, 作为本发明一优选实施方式, 如图9所示, 延时单元103a包括第三反相
器U3、 第四反相器U4、第五反相器U5、第六反相器U6、第二电容C12以及第一偏置电流源I1。
[0060] 其中, 第三反相器U3的输入端为延时单元103a的输入端, 第三反相器U3的输出端
与第四反相器U4的第一输入端连接, 第四反相器U4的第二输入端与第一偏置电流源I1的输
出端连接, 第一偏置电流源I1的输入端接收输入电压VDD, 第四反相器U4的输出端与第二电
容C12的第一端以及第五反相器U5的输入端连接, 第四反相器U4的接地端与第二电容C12的
第二端共接于地, 第五反相器U5的输出端与第六反相器U6的输入端连接, 第六反相器U6的
输出端为延时单元103a的输出端。
[0061] 在本发明实施例中, 由第三反相器U3、第四反相器U4、第五反相器U5、第六反相器
U6、第二电容C12以及第一偏置电流源I1组成延时单元103a, 该延时单元103a通过第三反相
器U3、第四反相器U4、第五反相器U5以及第六反相器U6对行扫描控制信号四次反相处理, 以
达到对行扫描控制信号进行延时的目的。
[0062] 进一步地, 作为本发明一优选实施方式, 如图10所示,延时单元103a包括第七反相
器U7、 第八反相器U8、第九反相器U9、第十反相器U10、第三电容C13以及第二偏置电流源I2。
[0063] 其中, 第七反相器U7的第一输入端为延时单元103a的输入端, 第七反相器U7的第
二输入端接收输入电压VDD, 第七反相器U7的输出端与第三电容C13的第一端以及第八反相
器U8的输入端连接, 第七反相器U7的接地端与第二偏置电流源I2的输入端连接, 第二偏置
电流源I2的与第三电容C13的第二端共接于地, 第八反相器U8的输出端与第九反相器U9的
输入端连接, 第九反相器U9的输出端与第十反相器U10的输入端连接, 第十反相器U10的输
出端为延时单元103a的输出端。
[0064] 在本发明实施例中, 由第七反相器U7、第八反相器U8、第九反相器U9、第十反相器
U10、第三电容C13以及第二偏置电流源I2组成延时单元103a, 该延时单元103a通过第七反

10
CN 106531064 B 说 明 书 8/9 页

相器U7、第八反相器U8、第九反相器U9以及第十反相器U10对行扫描控制信号四次反相处
理, 以达到对行扫描控制信号进行延时的目的。
[0065] 进一步地, 作为本发明一优选实施方式, 如图8至图10所示,脉冲消除单元103b包
括或门OR1, 或门OR1的第一输入端为脉冲消除单元103b的第一输入端, 或门OR1的第二输入
端为脉冲消除单元103b的第二输入端, 或门OR1的输出端为脉冲消除单元103b的输出端。
[0066] 下面以4所示的LED显示控制电路10与图12所示的LED显示控制电路10的时序原理
图为例, 对本发明实施例所示的显示控制电路10的工作原理作具体说明, 详述如下:
[0067] 具体的, 请同时参考图4与图12, 其中,图12中仅以行扫描控制信号P1-P4、消隐信
号B1-B4以及列扫描控制信号N1-N4为例。
[0068] 如图4与图12所示, 当脉冲消除模块103对行扫描控制芯片100输出的第一个行扫
描控制信号P1进行窄脉冲消除, 以使经过窄脉冲消除处理后的行扫描控制信号P1无窄脉冲
信号产生。 由于经过窄脉冲消除处理后的行扫描控制信号P1无窄脉冲信号产生, 因此,在时
间1的时段内, 当片选信号CEB为低电平, 经过窄脉冲消除处理后的行扫描控制信号P1为低
电平, 且第一行消隐信号B1为低电平时, 经过窄脉冲消除处理后的行扫描控制信号P1输出
使能, 即经过窄脉冲消除处理后的行扫描控制信号P1 控制第一开关元件M1打开, 第一行消
隐信号B1控制第二开关元件M2关闭, 进而选通LED显示阵列102的第一行通道, 此时外部电
压(图中未示出)通过打开的第一开关元件M1向第一行通道寄生电容C1充电 , 而由于此时的
列扫描控制信号N4为高电平, 因此LED显示阵列102的第4列通道被选通, 进而使得LED显示
阵列102的第1行第4列的发光二极管点亮。需要说明的是, 在该时间1的时段内, LED显示阵
列102中的第2行第1列的发光二极管、第3行第2列的发光二极管以及第4行第3列的发光二
极管均点亮, 而第2行第1列的发光二极管、第3行第2列的发光二极管以及第4行第3列的发
光二极管点亮的原理与LED显示阵列102的第1行第4列的发光二极管点亮的原理相同, 此处
不再赘述。
[0069] 当经过窄脉冲消除处理后的行扫描控制信号P1由低电平变为高电平, 且第一行消
隐信号B1由低电平变为高电平后, 经过窄脉冲消除处理后的行扫描控制信号P1控制第一开
关元件M1关闭, 第一行消隐信号B1控制第二开关元件M2打开, 进而使得第一行通道寄生电
容C1通过打开的第二开关元件M2进行放电 , 从而使得第一行通道寄生电容C1由高电平转变
为低电平。
[0070] 在时间2的时段内, 由于此时的片选信号CEB为高电平, 而当片选信号CEB为高电平
时, 经过窄脉冲消除处理后的行扫描控制信号P1-P4被屏蔽, 即经过窄脉冲消除处理后的行
扫描控制信号P1-P4的高低电平均不会选通LED显示阵列102中相应的行通道, 并且此时的列
扫描控制信号N1-N4均为低电平, 因此, LED显示阵列102中的各个发光二极管均不发光; 此
外, 值得注意的是, 在时间2的时段内, 由于经过窄脉冲消除处理后的行扫描控制信号P1无
窄脉冲产生, 因此, 第一行通道电容C1维持低电平状态。
[0071] 在时间3的时段内, 当片选信号CEB重新变为低电平, 经过窄脉冲消除处理后的行
扫描控制信号P1由高电平变为低电平, 且第一行消隐信号B1持续为低电平时, 经过窄脉冲
消除处理后的行扫描控制信号P1输出使能, 即经过窄脉冲消除处理后的行扫描控制信号P1
控制第一开关元件M1打开, 第一行消隐信号B1控制第二开关元件M2关闭, 进而使得LED显示
阵列102的第一行通道被选通, 此时外部电压(图中未示出)通过打开的第一开关元件M1向

11
CN 106531064 B 说 明 书 9/9 页

第一行通道寄生电容C1充电 , 第一行通道寄生电容C1由之前维持的低电平状态转换为高电
平状态, 但是由于此时的列扫描控制信号N1-N4均为低电平, 因此LED显示阵列102的第一行
通道中无发光二极管点亮。
[0072] 当经过窄脉冲消除处理后的行扫描控制信号P1由低电平变为高电平, 且第一行消
隐信号B1由低电平变为高电平后, 经过窄脉冲消除处理后的行扫描控制信号P1控制第一开
关元件M1关闭, 第一行消隐信号B1控制第二开关元件M2打开, 进而使得第一行通道寄生电
容C1通过打开的第二开关元件M2进行放电 , 从而使得第一行通道寄生电容C1由高电平转变
为低电平, 并且第一行通道寄生电容C1在第一行消隐信号B1变为低电平时继续维持其低电
平状态, 因此此时LED显示阵列102的第一行通道中的发光二极管无电压, 因此无论此时列
扫描控制信号N1-N4的状态如何, LED显示阵列102的第一行通道中的发光二极管均不点亮,
从而消除了LED显示阵列102中出现的残影, 解决了LED显示屏出现消隐不完全的问题。
[0073] 需要说明的是, 在该时间3的时段内, LED显示阵列102中的第2行第2列的发光二极
管、第3行第3列的发光二极管以及第4行第4列的发光二极管均点亮, 而第2行第2列的发光
二极管、第3行第2列的发光二极管以及第4行第2列的发光二极管点亮的原理前述的LED显
示阵列102的第1行第4列的发光二极管点亮的原理相同, 此处不再赘述。
[0074] 此外,上述只是针对当行扫描控制信号P1-P4均出现窄脉冲时, 脉冲消除模块103
对行扫描控制信号P1-P4进行窄脉冲消除为例, 对本发明实施例提供的LED显示控制电路10
的工作原理进行详细说明, 而当行扫描控制信号P1-P4中的任一出现窄脉冲时, 本发明实施
例所提供的LED显示控制电路10进行消隐处理的原理与上述方法相同, 此处不再赘述。
[0075] 进一步地, 本发明实施例还提供一种LED显示屏, 该LED显示屏包括LED显示控制电
路10, 由于本发明实施例所提供的LED显示屏是基于图4至图12所提供的LED显示控制电路
10实现的, 因此,关于本发明实施例所提供的LED显示屏的原理可参考上述图4至图12中对
显示控制电路10的具体描述, 此处不再赘述。
[0076] 在本发明实施例中 , 通过采用包括多个行扫描控制芯片、多个列扫描控制芯片、
LED显示阵列、多个脉冲消除模块以及多个消隐信号产生模块的LED显示控制电路, 使得脉
冲消除模块对行扫描控制信号中的窄脉冲进行消除, 消隐信号产生模块根据产生的行消隐
信号对LED显示阵列中的行通道进行消隐处理, 进而使得该LED显示控制电路不但可消除因
时序问题导致的行扫描控制芯片输出的行扫描控制信号中包含的窄脉冲信号, 并且还可对
LED显示阵列进行消隐处理, 使得LED显示阵列中被选通的行通道不会产生残影现象, 从而
解决了现有的LED显示屏存在因时序问题而导致LED显示屏产生消隐不完全的问题。
[0077] 以上所述仅为本发明的较佳实施例而已 , 并不用以限制本发明, 凡在本发明的精
神和原则之内所作的任何修改、 等同替换和改进等, 均应包含在本发明的保护范围之内。

12
CN 106531064 B 说 明 书 附 图 1/9 页

图1

13
CN 106531064 B 说 明 书 附 图 2/9 页

图2

14
CN 106531064 B 说 明 书 附 图 3/9 页

图3

15
CN 106531064 B 说 明 书 附 图 4/9 页

图4

16
CN 106531064 B 说 明 书 附 图 5/9 页

图5

17
CN 106531064 B 说 明 书 附 图 6/9 页

图6

18
CN 106531064 B 说 明 书 附 图 7/9 页

图7

图8

19
CN 106531064 B 说 明 书 附 图 8/9 页

图9

图10

20
CN 106531064 B 说 明 书 附 图 9/9 页

图11

图12

21

You might also like