You are on page 1of 2

Universitat de Lleida

Grau d’Enginyeria Electrònica Industrial i Automàtica


Electrònica digital

Examen recuperació febrer 2016

1. (3.5 punts)
El següent diagrama lògic correspon al del multiplexor 74151, que té l’esquema de
connexió i la taula de comportament que es mostren a continuació.

S
D7
D6
D5
Y
D4
D3
D2
D1 W
D0

C
B
A

Implementar la següent funció lògica utilitzant només circuits multiplexors 74151 (els
mínims necessaris) i portes NOT, si cal. Utilitzar el diagrama lògic per fer el dibuix del
circuit resultant.
f (a, b, c, d , e)  (a  c  d )(d e)(b  c  d )(acd )

2. (3.25 punts)
Dissenyar un circuit seqüencial mínim, amb una entrada x i una sortida z, de tal manera
que z=1 quan per x arriba dos valors 1 seguits d’un 0. En qualsevol altre cas el valor de
z és 0.
Es disposa per fer el disseny de flip-flips D i portes lògiques AND, OR i NOT.
Universitat de Lleida
Grau d’Enginyeria Electrònica Industrial i Automàtica
Electrònica digital

Examen recuperació febrer 2016

3. (3.25 punts)
Fer el disseny d’un registre de desplaçament síncron de 8 bits, que disposa de tres
entrades de control X2, X1 i X0, que indiquen l’operació que ha de fer el registre tal
com síndica a continuació:

X2 X1 X0 Operació
0 0 0 Manté el contingut.
0 0 1 Desplaçament cíclic a l’esquerra.
0 1 0 Desplaçament cíclic a la dreta.
0 1 1 Càrrega en paral·lel d’un contingut extern (I7,I6,I5,I4,I3,I2,I1,I0)
1 0 0 Posar tots els bits a 0.
1 0 1 Posar tots els bits a 1.
1 1 0 Manté el contingut.
1 1 1 Manté el contingut.

Fer el disseny amb flip-flips JK síncrons i portes NAND.

You might also like