You are on page 1of 2

Universitat de Lleida

Grau d’Enginyeria Electrònica Industrial i Automàtica


Electrònica digital

Examen parcial gener 2013

1. (3.5 punts). El següent circuit lògic està format per un descodificador, un codificador
binari i un sumador binari de dos nombres de tres dígits.
a) Fer l’anàlisi del circuit i donar l’expressió mínima de les funcions de sortida com a
producte de sumes. (1.5)

b) Determinar la relació que hi ha entre el valor binari d’entrada i el valor generat a la


sortida. (0.75)
c) Implementar un circuit lògic equivalent al de l’apartat a), utilitzant únicament
multiplexors duals de 4 entrades com el de la figura següent i portes NOT, si cal. El
funcionament del multiplexor és el que s’especifica a la taula. (1.25)

EA

I0A
I1A ZA
I2A S1 S0 En Zn (n=A o B)
I3A x x H L
L L L I0n
L H L I1n
EB
H L L I2n
I0B H H L I3n
I1B ZB
I2B
I3B

S1 S0
Universitat de Lleida
Grau d’Enginyeria Electrònica Industrial i Automàtica
Electrònica digital

Examen parcial gener 2013

2. (2.75 punts).
a) Analitzar el següent circuit seqüencial i donar el diagrama d’estats que correspon al
seu funcionament. (2)

X1
X0
T1 Q1

X0 Q1
Q1
CK

X0
Q0
T0 Q0 Z

Q0
CK

b) Assumint que l’estat inicial és (Q1Q0=00), donar cinc seqüències d’entrada que
reconegui el sistema (sortida igual a 1 lògic). (0.75)

3. (3.75 punts)
a) Dissenyar un circuit seqüencial amb una entrada x i una sortida z, que doni 1 lògic a
la sortida sempre que a l’entrada hagi vingut una seqüència de valors 110. En qualsevol
altre cas la sortida ha de valer 0 lògic.
Utilitzar flip-flops JK i les portes lògiques que siguin necessàries. (2)
b) Dissenyar un circuit lògic, connectat a l’anterior, que rep com entrada z i dóna com a
sortida el nombre de vegades que s’ha detectat la seqüència 110, per a una cadena x
d'entrada de 15 dígits.
Utilitzar els dispositius combinacionals i/o seqüencials que es considerin necessaris.
(1.75)

You might also like