You are on page 1of 4

{Luif.. ll3rti; / j; \i.

" d*,.'..\o* .,1 G. t: t_[._{..c:i12_ ,r (1,;i:rh,.;i_,L;.. / i-

ESCOLA D'E.NGINY}]R]A DE TERRASSA


EXAMEN
ELECTRONICA ANALOGICIA 1I sener de 2016

AIumne: (Model ?)

1. Disposem d'un senyal altem d'una amplitud mdxima de 10Vpp (pic a pic), aquest ha
de ser monitoritzat en un PC el qual disposa d'un conversor analdgic/digital de 8 bits i
tensi6 de referdncia de 5V. Calculeu el valor dels components Rl i R2. (1punt)
1 oko 47}kr)

RI:
2. El Slew-rate de l'amplificador operacional de la figura 6s de 2,5Ylps. Determineu el
valor de R3 per eliminar la corrent de "I6ior", i determineu la freqiidncia mdxima (fu;x)
a l'entrada si Vin:2'sinot.(1punt) ,

R3:
rIMAX
-

3. Mitjangant la plantilla del filtre (Butterworth) mostrada a continuaci6, es demana:


(2,5punts),

a) Ordre del filtre i representaci6 del circuit electrdnic. (1 punt)


b) Els valors de Co i Ro definitius per a Ia seva freqtidncia de tall pertinent i un
factor de K:I0000. (1,5 punts)
Nota: valors de Co i Ro en funci6 dels coeficients "m i q".
A(db)
lA(db)l
BO 'r
60
ESCOLA D'ENGINYERIA DE TERRASSA
EXAMEN
ELECTRONICA ANALOGICA 11 gener de 2016 w ,tlt,

4. Es desitja dissenyar un sistema de control analdgic de temperatura basat amb les


etapes de la segiient figura. Aquest sistema disposa d'un sensor capag de mesurar un
rang de 0'C fins a 50oC. (2,5 punts)

Control analogic
de temperatura

a) Per a l'etapa del filtre, dissenyeu un filtre passa baixos de primer ordre i
freqiidncia de tall de 1OHz (especifiqueu tots els valors pertinents). (0,75 punts)

b) Per al'etapa del Control analdgic de temperatura, dibuixeu el circuit electrdnic


corresponent per poder controlar i variar la temperafura del sistema i la seva
histdresis en l'encesa i apagada del calefactor (no 6s necessari calcular cap
valor). (1 punt)

c) Per l'etapa del Circuit analdgic d'alarfua, dibuixeu el circuit electrdnic


corresponent per l'encesa d'una alarma en sobrepassar un cert llindar de
temperatura (no ds necessari calcular cap valor). (0175 punts)

5. Dissenyar el circuit de regulaci6 per una tensi6 de 8,5V i l50mA mitjangant un


regulador LM723. Expliqueu i justifiqueu el valor dels components escollits. (1 punt)

6. Dissenyar una font d'alimentaci6 de +15V i 1A, mitjangant els segiients components:
transformador 230Y124v, un regulador..lineal, un pont de dfodes complert i els
components passius pertinents. (2 punts)

a) Esquema electrdnic de la font d'alimentaci6 i justificaci6 dels components. (0,5


punts)

Transformador 24V

\
d-
(
230V <
1 (ov
soHz
J
- t)
"xv
b) Tensi6 en l'entrada dels reguladors lineals per a una tensi6 llindar dels dfodes de
0,7V. (0,75 punts)
c) Potdncia de dissipaci6 del regulador lineal. (0,75 punts)
*?r
&'-La t {,3 lJs /-) ;,, - / (-/
-ru rr\C:t)_ / L\ \* .
/
r.E
4.
L I
r_-{fr. lti
I
..* t 2- i
.- t 'i.
r_L<-k-.,tn/r)_h L
/t.
?_

ESCOI-A D'ENGINYERIA DE TERRASSA


EXAMEN
ELECTRONICA ANALOCICA I gener de 2016

n-
u
t
o
AJ
d
@ *_T_i
Ro

.a4
:>l
::{.iI

'(]
a)
to
*"f I

ts
tij.i
crRcurrl I c'ncurrz I crRcur ql*
U
..2.,
.1,
0-

7 :
F
tsl
=
'o. U
o
r3,
rU
.:hl r
,F:l
CIRCUIT 1 clRcu{r2
A
aa
o
6l 6
L
;.,JJ: u
:,.9r':
:a:&:
zo
6
,5' a
o
o.
clRcutT 1 clRculT lbis

De nulsaci6 (o a nulsaci6 crr' De impedincia Z a impedAncia kZ


R R':R D
N R':kR
L L':(co/ar')L L L':kL
C C ':(rolco')C C C':C&

ELECTRICAL CHARACTERISTICS LM72 3

Table 2. Formulas for lntermediate Qutput Voltages


OUTPUTSFROM2VTOTV
OUTPUTS FROM 4 V TO 250 V
sEE FTGURES t,5, 6,9,11, l2 (4) CURRENT LIMITING
SEE FIGURE 7 AND NOTE 5
AND rioiE 5

\J RZ ,, Vir.q .. R2 - R1 , 0.65 V
'o- *\t "rrefl *^ Rt +R2 'a: z ^ Rl '([htrl D
R3=R4
OUTPUTS FROM 7 V TO 37 V OUTPUTS FROM -6 V TO -250 V
FOLDBACK CUBRENT LIMITING
sEE FIGURES 2,4, (5, 6,9, tl, l2) SEE FIGURES 3, 8, 10
SEE FIGURE 6
ANO NOTE 5 AND NOTES 5 AND 7

voR3 + (R3 + R4) 0.65 V'


,,vo:- Vt,.rl ._ R1 + R2 r(kneel -
Vo : Vto , Bf
SB?
2 "- F1 RscR4

R3: R4 r _0.65V
* o ._ R3+R4
'os ,'sc 'R4
NOTES: 5 The R li R2 divider en be across either Vg or Vlref). lf the divider is acro$ V(ref), use figure numbers wihout parentheses. lf the
divider is acrcss Vg, use the figure numbers in parentheses.
1 ForFigures3.8,and10,thedevierequiresaminimumofgVbet eenVCC+andVp6-whenVgisequaltoormorepositivethan
-9V
ESCOLA D'ENGINYERIA DE TERRASSA
EXAMEN
ELECTRONICA ANALOGICA 11 gener de 2016

YCC+ Vg
OUTPUT
REF [A723 yy
Regulated
CURR LIM
output, V6
6URR SENS
tN+ tN-
R3 {se. Notes A and B}

100 pF

NOTES: A. R3 : E++# for a mininium cuo


B, R3 can be eliminated for minimum @mponent c@nt. Use dirst mneclion (i.e., R3 = O).

Figure 1. Basic Low-Voltage Regulator (Vg = 2 V to 7 V)

V1

R3 Requlated Output
(see Notes A and 8) Vo

NorES: A. m =
Hj# for'a minimum a,
B. R3 en be eli.irirlated fry rinimun @mpo)ent @unt. Use direct @nnection (i.e., R3 = 0).

Figure 2. Basic High-Voltage Regulator UO = 7 V to 37 V)

electrical charaeteristies, IA = 25"C (see Notes 3 and 4)


rrA723Y
PARAMETER TEST CONDITIONS UNIT
MIN TYP MAX
Vt=12VtoVt=15V 0.1
lnput regulation
Vt=12VtoVt=40V 1

Ripple reiection
f =soHzto 10kHz, C..r=o 74
dB
f = 50 Hz lo 10 kHz, C1gf = 5 pF &
Orlput regulation -{.3
Reterene voltage, VreI 715
Standby arrent =30V,
Vt lo=0 mA
Short-circuit ouq)ut curent RSC=1OrI Vo=o 65

Output noise vohage


BW = 100 Hz to 10 kHz, Cref = 0
BW = 100 Hz to 10 kHz,
Cr"1 = 5 pF 2.5
NOTES For all values in this table. the device is connected as shown in Figur€ 1 with the divider resistan€ as seen by the error amplifier
< 10 k(). UnlessotheNis€ specified,Vl =VCC+ =VC = 12V,V6g- = 6. VO = 5 V tO = t mq, RSC = 0, and Cref O
=
4. Pulsetesting techniques must be used thattill nraintain thejenction temperature as close lo the ambient temperature as possible

You might also like