You are on page 1of 5

SAYISAL LOJİK DERSİ

Deney Raporu -8

201403037
Murat PALA

Bahar 2022
AMAÇ: Sonlu durum makinasının FPGA ile kurulumu ve tasarımı amaçlanmıştır.

EKİPMANLAR :
 FPGA kartı (BASYS2)
 Xilinx yüklü bilgisayar


DENEY ÇALIŞMASI 1:
ÖÇ1’de tasarladığımız makinayı şema üzerinde fjkc elementi ve gerekli diğer elementleri kullanarak
kuracağız. Fjkc elementinin 𝐶 girişini clock isimli girişe, reset girişlerini birleştirip reset isimli bir girişe
bağlayacağız. (Şekil 1.1) (Şekil 1.2)

Şekil 1.1 Tasarladığımız devrenin Xilinx üzerinden tasarımı


DENEY ÇALIŞMASI 2:
7-segment dönüştürücü kodunu şemaya ekleyeceğiz. Girişine “add bidirectional marker“ koyarak ismini
Y(3:0) olarak belirleyeceğiz. (Şekil 2.1)

Şekil 2.1 7-segment dönüştürücü kodu

DENEY ÇALIŞMASI 3:
Şemadaki çıkış bitlerine “add net name” (sol tarafta wire/kablo ikonunun hemen altındaki üzerinde abc yazan
ikon) ile sırasıyla Y(2), Y(1), Y(0) yazınız. Bu şekilde 7-segmentin girişleri aralarına kablo çekmeden sonlu
durum makinasının çıkışlarına bağlanacaktır.

Şekil 3.1 7-segment dönüştürücü kodunun şemaya eklenmesi ve Y(2), Y(1), Y(0) yazımı
DENEY ÇALIŞMASI 4:
Sistemin simülasyonunu reseti bir süre “1” daha sonra hep “0” olacak şekilde hazırlayıp çalıştıracağız.

Şekil 4.1 Sistemin simülasyonunun çalışması

DENEY ÇALIŞMASI 5: clkmodule ‘ün kodu

Şekil 5.1 CLK module


SONUÇ: Sonlu durum makinasının FPGA ile kurulumu ve tasarımı yapılmıştır.

You might also like