You are on page 1of 2

TRƯỜNG ĐHBK HN ĐỀ THI HỌC PHÂN Chữ ký GV Bộ môn

VIỆN ĐIỆN THIẾT KẾ HỆ THỐNG SỐ phụ trách HP


ĐỀ SỐ: 1
THỜI GIAN LÀM BÀI: 90 PHÚT

Ghi chú: SV được sử dụng tài liệu tham khảo, không được sử dụng điện thoại.... Nộp lại đề cùng bài thi.
Họ và tên SV:……………………………..Mã số SV:……………................…...
Câu 1 (2 điểm)
Cho hai số: A = +111 , B = -103.
- Biểu diễn số A và B dạng mã nhị phân 8 bit mã bù 2, giải thích cách thực hiện
- Thực hiện phép tính nhị phân A + B. Giải thích xem phép tính có tràn (overflow) hay không ?
Câu 2 (3 điểm)
Cho mạch điện như hình vẽ. Các công tắc có trạng thái: mở
(như hình vẽ) và đóng. Đèn chỉ sáng khi có ít nhất 2 công tắc
đóng.
- Xây dựng bảng chân lý cho mạch logic tổ hợp
- Tổng hợp hàm logic tổ hợp. Triển khai hàm logic chỉ sử
dụng các cổng NAND 2 đầu vào.
- Triển khai mạch logic tổ hợp sử dụng các mạch dồn
kênh (MUX) 4 đầu vào và các phần tử ĐẢO
- Nêu phương án triển khai mạch logic tổ hợp sử dụng bộ
nhớ PROM có 4 bit địa chỉ, mỗi ô nhớ chứa 1 bit dữ
liệu.
Câu 3 (4 điểm)

Cho mạch logic dãy đồng bộ bởi xung nhịp với 2 tín hiệu vào X và RESET, 1 tín hiệu ra Y và 1 tín hiệu
xung nhịp đồng bộ CLK như hình (a). Bình thường khi tín hiệu RESET = 1 thì mạch logic dãy đồng bộ bởi
xung nhịp hoạt động theo lưu đồ trạng thái như hình (b). Khi tín hiệu RESET = 0 thì hệ thống sẽ chuyển
về trạng thái S1. Hãy sử dụng 2 D flip-flop và các cổng logic cơ bản để thiết kế mạch dãy đồng bộ. Yêu
cầu:
- Xây dựng bảng trạng thái và bảng chuyển trạng thái
- Tổng hợp các biểu thức kích thích cho các đầu vào của 2 D flip-flop
- Tổng hợp hàm đầu ra Y
Câu 4 (1 điểm)
Cho mạch xử lý tín hiệu như hình vẽ.

Với đầu vào input của ADC là 2.1V. Hãy tính giá trị đầu ra của các bộ biến đổi ADC (số nhị phân) và DAC
(điện áp). Biết:
- ADC có 16 bit đầu ra, điện áp đầu vào tối đa bằng điện áp chuẩn Vref = 5V
- DAC có 16 bit đầu vào, điện áp đầu ra tối đa bằng điện áp chuẩn Vref = 5V
- Bộ xử lý N là bộ chia số nguyên với out = in/N. Với N = 3.
TRƯỜNG ĐHBK HN ĐỀ THI HỌC PHÂN Chữ ký GV phụ Chữ ký
VIỆN ĐIỆN THIẾT KẾ HỆ THỐNG SỐ trách HP BCN Bộ môn
ĐỀ SỐ: 2
THỜI GIAN LÀM BÀI: 90 PHÚT

Ghi chú: SV được sử dụng tài liệu tham khảo, không được sử dụng điện thoại.. Nộp lại đề cùng bài thi.
Họ và tên SV:……………………………..Mã số SV:……………................…...
Câu 1 (2 điểm)
Cho hai số: A = +99 , B = -83.
- Biểu diễn số A và B dạng mã nhị phân 8 bit mã bù 2, giải thích cách thực hiện
- Thực hiện phép tính nhị phân A + B. Giải thích xem phép tính có tràn (overflow) hay không ?
Câu 2 (3 điểm)
Cho mạch điện như hình vẽ. Các công tắc có trạng thái: mở
(như hình vẽ) và đóng. Đèn chỉ sáng khi có ít nhất 2 công tắc
mở.
- Xây dựng bảng chân lý cho mạch logic tổ hợp
- Tổng hợp hàm logic tổ hợp. Triển khai hàm logic chỉ sử
dụng các cổng NAND 2 đầu vào.
- Triển khai mạch logic tổ hợp sử dụng các mạch dồn
kênh (MUX) 4 đầu vào và các phần tử ĐẢO
- Nêu phương án triển khai mạch logic tổ hợp sử dụng bộ
nhớ PROM có 4 bit địa chỉ, mỗi ô nhớ chứa 1 bit dữ
liệu.
Câu 3 (4 điểm)

Cho mạch logic dãy đồng bộ bởi xung nhịp với 2 tín hiệu vào X và RESET, 1 tín hiệu ra Y và 1 tín hiệu
xung nhịp đồng bộ CLK như hình (a). Bình thường khi tín hiệu RESET = 0 thì mạch logic dãy đồng bộ bởi
xung nhịp hoạt động theo lưu đồ trạng thái như hình (b). Khi tín hiệu RESET = 1 thì hệ thống sẽ chuyển
về trạng thái S2. Hãy sử dụng 2 D flip-flop và các cổng logic cơ bản để thiết kế mạch dãy đồng bộ. Yêu
cầu:
- Xây dựng bảng trạng thái và bảng chuyển trạng thái
- Tổng hợp các biểu thức kích thích cho các đầu vào của 2 D flip-flop
- Tổng hợp hàm đầu ra Y
Câu 4 (1 điểm)
Cho mạch xử lý tín hiệu như hình vẽ.

Với đầu vào input của ADC là 2.3V. Hãy tính giá trị đầu ra của các bộ biến đổi ADC (số nhị phân) và DAC
(điện áp). Biết:
- ADC có 16 bit đầu ra, điện áp đầu vào tối đa bằng điện áp chuẩn Vref = 5V
- DAC có 16 bit đầu vào, điện áp đầu ra tối đa bằng điện áp chuẩn Vref = 5V
- Bộ xử lý N là bộ chia số nguyên với out = in/N. Với N = 5.

You might also like