You are on page 1of 7

MUX 2-1

Lý thuyết

Hình 1. 1: Sơ đồ khối Mux 2 to 1


S Y
0 I0
1 I1
Bảng 1. 2: Bảng trạng thái Mux 2 to 1
Mô phỏng

Hình 1. 3: Sơ đồ nguyên lý mạch Mux 2 to 1


Mux 2 to 1 sử dụng cổng logic được tạo từ 1 cổng NOT, 2 cổng AND, 1 cổng OR
Hình 1. 4: Thông số của S

Hình 1. 5: Thông số của I1

Hình 1. 6: Thông số của I0

Hình 1. 7: Kết quả mô phỏng mạch Mux 2 to 1 sử dụng cổng Logic


Từ 0 - 200ns: I0 = 1; I1 = 1; S = 1 => Y = I1 = 1
Từ 200 – 300ns: I0 = 0; I1 = 1; S = 1 => Y = I1 = 1
Từ 400 – 500ns: I0 = 1; I1 = 0; S = 0 => Y = I0 = 1
=> Đúng với bảng trạng thái

Hình 1. 8: Công suất trung bình của mạch

Thiết kế mạch F
Bảng trạng thái:
A B C F
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
Hình 1.9: bảng trạng thái
Sơ đồ mạch:
Hình 1.10: Sơ đồ mạch
Mô phỏng:

Hình 1.11: Mô phỏng mạch F


- Thông số cài đặt:
• Chân VDD nối với nguồn VDC = 1.2V
• Chân VSS ta nối đất
• Chân ngõ vào A và B nối với nguồn Vpulse với các thông số cài đặt như sau:
+ mức điện áp 1: 0V
+ mức điện áp 2: 1.2V
+ thời gian trễ: 0s
+ thời gian xung cạnh lên: 1ns
+ thời gian xung xuống: 1ns
+ độ rộng xung: 10us
+ chu kỳ: 20us

Hình 1.12: Bảng thông số của nguồn A

Hình 1.13: Bảng thông số của nguồn B


Hình 1.14: Bảng thông số của nguồn C

Hình 1.15: Kết quả mô phỏng


Hình 1.16: Công suất của mạch

Hình 1.17: Công suất trung bình

You might also like