You are on page 1of 7

Họ và tên : Nguyễn Ngọc Quyết

MSSV : 19020602
Nhóm : cùng nhóm với Nguyễn Văn Quyết

BÁO CÁO THỰC NGHIỆM


MÔN : THỰC TẬP ĐIỆN TỬ SỐ

BÀI 3 :
CÁC SƠ ĐỒ LOGIC CƠ BẢN (1)
CÁC BỘ GIẢI MÃ VÀ MÃ HÓA LOGIC

1. Bộ giải mã – Decoder:

LỐI VÀO (INPUT) LỐI RA (OUTPUT)


DS1 LS8 LS7
Y3 Y2 Y1 Y0
Ē B A
0 0 0 0 0 0 1
0 0 1 0 0 1 0
0 1 0 0 1 0 0
0 1 1 1 0 0 0
1 x x 0 0 0 0
Kết luận : Mạch giải mã với 2 bit và 4 đường ra tác động ở mức cao: 
 Khi Ē = 0: Với mạch giải mã, ứng với mỗi tổ hợp của các ngõ vào, một lối ra sẽ được bật
(1), các lối ra còn lại sẽ tắt (0).
 Khi Ē = 1, mạch cấm, tất cả các lối ra luôn tắt (0).

1.3. Bộ giải mã 3 bit thành 8 đường điều khiển loại vi mạch:

Bảng D3-2

ĐIỀU KHIỂN ĐIỀU KHIỂN LỐI RA


DS3 DS1 DS2 LS LS LS LED LED LED LED LED LED LED LED
8 7 6 15 14 13 12 11 10 9 8
G1 G2A G2B C B A Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0

1 0 0 0 0 0 1 1 1 1 1 1 1 0
1 0 0 0 0 1 1 1 1 1 1 1 0 1
1 0 0 0 1 0 1 1 1 1 1 0 1 1
1 0 0 0 1 1 1 1 1 1 0 1 1 1
1 0 0 1 0 0 1 1 1 0 1 1 1 1
1 0 0 1 0 1 1 1 0 1 1 1 1 1
1 0 0 1 1 0 1 0 1 1 1 1 1 1
1 0 0 1 1 1 0 1 1 1 1 1 1 1
0 x x x x x 1 1 1 1 1 1 1 1
x 1 x x x x 1 1 1 1 1 1 1 1
x x 1 x x x 1 1 1 1 1 1 1 1

Kết luận : Mạch giải mã với 3 bit và 8 đường ra tác động ở mức thấp: 
 Khi mạch cấm: Tất cả các lối ra luôn tắt (1).
 Khi mạch không cấm: Ứng với mỗi tổ hợp của các ngõ vào, một lối ra sẽ được bật (0),
các lối ra còn lại sẽ tắt (1).

1.4. Bộ giải mã 4 bit thành 7 đường điều khiển loại vi mạch

LỐI VÀO LỐI RA Số thập


Đ.KHIỂN control
Input Ngắt lối Output phân
LS LS LS ra
DS1 DS2 LS3 7 6 5 4 3 2 1
4 2 1
LTEST RBI D C B A RBO g f e d c b a
1 1 0 0 0 0 1 0 1 1 1 1 1 1 0
1 1 0 0 0 1 1 1 1 1 0 1 0 1 1
1 1 0 0 1 0 1 1 0 1 1 0 1 1 2
1 1 0 0 1 1 1 1 0 0 1 1 1 1 3
1 1 0 1 0 0 1 1 1 0 0 1 1 0 4
1 1 0 1 0 1 1 1 1 0 1 1 0 1 5
1 1 0 1 1 0 1 1 1 1 1 1 0 0 6
1 1 0 1 1 1 1 0 0 0 0 1 1 1 7
1 1 1 0 0 0 1 1 1 1 1 1 1 1 8
1 1 1 0 0 1 1 1 1 1 0 0 1 1 9
1 1 1 0 0 1 1 1 1 1 1 1 1 1 9
1 0 x x x x 1 1 1 1 1 1 1 1 x
1 0 0 0 0 0 1 0 0 0 0 0 0 0 x
1 1 x x x x 0 0 0 0 0 0 0 0 x
0 1 x x x x 1 0 0 0 0 0 0 0 8
2. Bộ đếm 2 số hạng với chỉ thị LED 7 đoạn

LỐI VÀO LỐI RA – MÃ BCD


DỊCH MÃ CHỈ SỐ LED 7 ĐOẠN
2→10
CL CLK D2 C2 B2 A2 D1 C1 B1 A1 x10 x1
R
1 x 0 0 0 0 0 0 0 0 0 0 0
0 ↑ 0 0 0 0 0 0 0 1 1 0 1
0 ↑ 0 0 0 0 0 0 1 0 2 0 2
0 ↑ 0 0 0 0 0 0 1 1 3 0 3
0 ↑ 0 0 0 0 0 1 0 0 4 0 4
0 ↑ 0 0 0 0 0 1 0 1 5 0 5
0 ↑ 0 0 0 0 0 1 1 0 6 0 6
0 ↑ 0 0 0 0 0 1 1 1 7 0 7
0 ↑ 0 0 0 0 1 0 0 0 8 0 8
0 ↑ 0 0 0 0 1 0 0 1 9 0 9
0 ↑ 0 0 0 1 0 0 0 0 10 1 0
0 ↑ 0 0 0 1 0 0 0 1 11 1 1
- Nhận xét: Mã BCD được dịch đúng bằng số chỉ thị trên LED 7 đoạn ở dạng nhị phân.

3. Bộ mã hóa – Encoder

3.1.  Cấp nguồn +5V cho mảng sơ đồ D3-3.


3.2. Bộ mã hóa 4 đường thành 2 bit, dùng cổng logic:
Bảng D3-5:
LỐI VÀO - Input LỐI RA - Output
LS3 LS2 LS1
A B
Y3 Y2 Y1
0 0 0 1 1
0 0 1 0 1
0 1 0 1 0
1 0 0 0 0

- Nhận xét: Trong bất cứ lúc nào cũng chỉ có 1 ngõ vào ở mức tích cực tương ứng với chỉ
một tổ hợp mã số 2 ngõ ra; tức là mỗi 1 ngõ vào sẽ cho ra 1 mã số 2 bit khác nhau.
3.3. Bộ mã hóa 8 đường điều khiển thành 3 bit loại vi mạch (Bộ mã hóa ưu tiên):

LỐI VÀO - INPUT LỐI RA - OUTPUT


DS1 LS LS LS LS LS LS LS LS0 LED LED LED LED LED
7 6 5 4 3 2 1 2 1 0 5 6
EI I7 I6 I5 I4 I3 I2 I1 I0 A2 A1 A0 Gs E0
1 X X X X X X X X 1 1 1 1 1
0 1 1 1 1 1 1 1 1 1 1 1 1 0
0 1 1 1 1 1 1 1 0 1 1 1 0 1
0 1 1 1 1 1 1 0 X 1 1 0 0 1
0 1 1 1 1 1 0 X X 1 0 1 0 1
0 1 1 1 1 0 X X X 1 0 0 0 1
0 1 1 1 0 X X X X 0 1 1 0 1
0 1 1 0 X X X X X 0 1 0 0 1
0 1 0 X X X X X X 0 0 1 0 1
0 0 X X X X X X X 0 0 0 0 1
Kết luận: Bộ mã hóa 8 đường điều khiển lối vào thành 3 bit lối ra
- Ứng với mỗi tổ hợp các trạng thái lối vào cho ra một tổ hợp các bit lối ra.
- Tính ưu tiên: mức độ ưu tiên giảm dần từ I7 đến I0. Nếu có nhiều tín hiệu cùng tác động, thì
tín hiệu có mức ưu tiên cao nhất được mã hóa, các tín hiệu khác tương ứng x (dù là 0 hay 1)
cũng không tác động đến lối ra.

You might also like