You are on page 1of 6

Bài thực hành số 1

Bài tập thực hành:


Cho một hệ thống giám sát nhiệt độ được mô tả trong Hình 1 .1. Trong đó, cảm biến
nhiệt độ hoạt động trong dải từ 0oC đến 100oC được đưa qua bộ biến đổi ADC 4 bit (ký
xx xx
hiệu là 3 2 1 0 ) và đưa vào khối điều khiển (Đầu ra của khối điều khiển ký hiệu là F).
Đèn hiển thị sẽ sáng khi nhiệt độ nằm trong dải mô tả ở cột 5 (Bảng 1).

Cảm biến
nhiệt độ

ADC (4 bit)

Khối điều khiển

Đèn hiển thị

Hình 1.1. Sơ đồ khối hệ thống giám sát nhiệt độ
Với sai số cho phép là 4oC, Hãy thiết kế, mô phỏng và thi công mạch logic thực hiện
khối điều khiển theo các cách thức sau đây:
1) Mô tả bài toán và các kết quả phân tích thiết kế (SV chuẩn bị ở nhà)
2) Thiết kế và mô phỏng sử dụng phần mềm Logisim hoặc Multisim 14 (SV chuẩn
bị ở nhà)
- Sử dụng các IC logic cơ bản AND, OR, NOT
- Sử dụng IC NAND 2 đầu vào
- Sử dụng IC NOR 2 đầu vào
3) Thực thi mạch logic dùng IC logic rời rạc (SV thực hiện trong buổi thực hành,
chụp lại ảnh kết quả để viết báo cáo)
- Sử dụng các IC logic cơ bản AND, OR, NOT
- Sử dụng IC NAND 2 đầu vào
- Sử dụng IC NOR 2 đầu vào
Các tham số cho bài tập thực hành STT 43 MSSV K205520207007 Họ Và Tên Nguyễn
Đăng Doanh Tham số (4 0o C−85 ℃)
Bài làm:
1) Lập bảng chân lý cho hàm F.

Sai số cho phép là 40C nên bộ ADC có bước lượng tử là 8 0C. Vì vậy, với yêu cầu
đề bài đèn hiển thị sẽ sáng (tương ứng với đầu ra F ở trạng thái 1) khi nhiệt độ nằm trong
dải (4 0o C−85 ℃) ta có bảng chân lý mô tả hàm F như sau:

Giá trị đầu ra của


bộ ADC
Mức nhiệt độ (0C) F
X3 X2 X1 X0
0 0 0 0 0 0
0 0 0 1 8 0
0 0 1 0 16 0
0 0 1 1 24 0
0 1 0 0 32 0
0 1 0 1 40 1
0 1 1 0 48 1
0 1 1 1 56 1
1 0 0 0 64 1
1 0 0 1 72 1
1 0 1 0 80 1
1 0 1 1 88 1
1 1 0 0 96 0
1 1 0 1 104 0
1 1 1 0 112 0
1 1 1 1 120 0

2) Biểu diễn hàm F dưới dạng chuẩn tắc tuyển

Từ bảng chân lý, ta có thể biểu diễn hàm logic F theo dạng chuẩn tắc tuyển như sau:

F¿

3) Biểu diễn hàm F dưới dạng chuẩn tắc hội

Cũng từ bảng chân lý, ta có dạng chuẩn tắc hội của hàm logic F là:

F¿

4) Tối giản hàm logic


Tối giản hàm logic bằng phương pháp bìa Karnaugh
- Tối giảng dạng tuyển:

F=¿ x 3 x 2 x 0 + x 3 x2 x 1+ x 3 x2

- Tối giản dạng hội:


F=( x 3 + x 2) . ( x 3 + x1 + x 0 ) . ( x3 + x 2 )

5) Thiết kế,mô phỏng sử dụng phần mềm logicsim


Mô tả mạch logic thu được từ phép tối ưu dạng tuyển
- Sử dụng các IC logic cơ bản AND, OR, NOT

- Sử dụng IC NAND 2 đầu vào

F=

- Sử dụng IC NOR 2 đầu vào

F = x 3 + x 2+ x 0 + x 3 + x 2+ x 0 + x 3 + x 2

You might also like