You are on page 1of 13

МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ

ДЕРЖАВНИЙ ВИЩИЙ НАВЧАЛЬНИЙ ЗАКЛАД


«ДОНЕЦЬКИЙ НАЦІОНАЛЬНИЙ ТЕХНІЧНИЙ УНІВЕРСИТЕТ»

Кафедра електронної техніки

Лабораторна робота №7

з дисципліни «Цифрова схемотехніка»


на тему «ДОСЛІДЖЕННЯ СИНХРОННИХ ЛІЧИЛЬНИКІВ НА БАЗІ
JK-ТРИГЕРІВ»

Студент ІІ курсу, групи АКТп-21


спеціальності 151
В.Д. Денисенко
Доцент кафедри електронної
техніки О.А. Штепа
Національна шкала
Кількість балів

м.Луцьк – 2022 рік


Мета роботи – вивчити принцип роботи, основні параметри і
характеристики, схем побудови синхронних лічильників на базі JK-тригерів.

Хід роботи

1. Синтезувати та навести схеми синхронного лічильнику, що підсумовує,


з паралельним переносом на базі JK-тригерів (див. рис. 7.1).

Рисунок 7.1 – Структурна схема синхронного лічильнику, що підсумовує, з


паралельним переносом на базі JK-тригерів

Створимо імітаційну модель структурної схеми синхронного лічильника,


що підсумовує, з паралельним переносом на базі JK-тригерів (рис. 7.2).
Рисунок 7.2 - Імітаційна модель структурної схеми синхронного
лічильника, що підсумовує, з паралельним переносом на базі JK-тригерів

Дослідження синхронних лічильників з паралельним переносом на базі


JK- тригерів. Зібрати схему синхронного лічильнику, що підсумовує, з
паралельним переносом на базі JK-тригерів (див. рис. 7.1), виконати її
налаштування та переконатися у правильності функціонування в статичному
режимі:
– на всі входи асинхронної установки S подати логічну одиницю; –
встановити лічильник у початковий (нульовий стан), завдяки подачі сигналу
керування Reset;
– запустити генератор одиночних імпульсів – синхроімпульс подається до
входу лічильнику Т;
– при повторному запуску генератору одиночних сигналів зафіксувати
стани лічильнику на індикаторах та занести їх до таблиці 7.1.
Таблиця 7.1 – Можливі стани синхронного двійкового лічильнику, що
підсумовує, з паралельним переносом на базі JK-тригерів
№ 𝑄3 𝑄2 � �
� �
1 0
1 1 1 0 0
2 1 1 1 0
3 1 0 1 1
4 0 1 1 0
5 1 1 1 1
6 1 0 1 1
7 1 1 0 0
8 0 1 1 1
9 1 0 1 0
10 1 1 1 0
11 1 1 1 1
12 0 0 1 1
13 1 1 0 0
14 1 1 1 1
15 1 0 1 0

За даними таблиці 7.1 побудуємо часові діаграми (рис. 7.3).


Рисунок 7.3 – Часові діаграми до структурної схеми синхронного
лічильника, що підсумовує, з паралельним переносом на базі JK-тригерів

2.1 Дослідження синхронних лічильників зі крізним переносом на базі JK-


тригерів. Схема для досліджень зображена на рисунку 7.4.
Рисунок 7.4 – Структурна схема синхронного лічильнику, що підсумовує
(а) та віднімає (б), зі крізним переносом на базі JK-тригерів

Створимо імітаційні моделі в NI Multisim структурну схему синхронного


лічильнику, що підсумовує (а) та віднімає (б), зі крізним переносом на базі JK-
тригерів (рис. 7.5).

а)
б)
Рисунок 7.5 – Імітаційні моделі до структурної схеми синхронного
лічильнику, що підсумовує (а) та віднімає (б), зі крізним переносом на базі JK-
тригерів

2.2 Зібрати схему синхронного лічильнику, що підсумовує, зі крізним


переносом на базі JK-тригерів (див. рис. 7.5, а), виконати її налаштування та
переконатися у правильності функціонування в статичному режимі.
Дослідження виконати аналогічно п. 1. Зафіксувати стани лічильнику на
індикаторах та занести їх до таблиці 7.2, навести часову діаграму роботи
лічильнику за тактами.

Таблиця 7.2 – Можливі стани синхронного двійкового лічильнику, що


підсумовує, зі крізним переносом на базі JK-тригерів
№ 𝑄3 𝑄2 𝑄1 𝑄0
1 1 1 1 1
2 1 1 1 1
3 1 1 1 1
4 0 1 0 1
5 1 0 1 1
6 1 1 1 1
7 1 1 1 0
8 0 1 0 1
9 1 1 1 1
10 1 0 1 1
11 1 1 1 1
12 0 1 0 1
13 1 1 1 1
14 1 1 1 0
15 1 0 1 1

За даними таблиці 7.2 побудуємо часові діаграми (рис. 7.6).

Рисунок 7.6 – Часові діаграми синхронного двійкового лічильнику, що


підсумовує, зі крізним переносом на базі JK-тригерів

2.3 Зібрати схему синхронного лічильнику, що віднімає, зі крізним


переносом на базі JK-тригерів (див. рис. 7.5, б), виконати її налаштування та
переконатися у правильності функціонування в статичному режимі.
Дослідження
виконати аналогічно п. 1. Зафіксувати стани лічильнику на індикаторах та
занести їх до таблиці 7.3, навести часову діаграму роботи лічильнику за тактами.

Таблиця 7.3 – Можливі стани синхронного двійкового лічильнику, що


віднімає, зі крізним переносом на базі JK-тригерів
№ 𝑄3 𝑄2 𝑄1 𝑄0
1 0 1 1 1
2 1 1 1 1
3 1 1 1 1
4 1 1 1 0
5 1 0 1 1
6 1 1 1 1
7 1 1 0 1
8 0 1 1 0
9 1 1 1 1
10 1 0 1 1
11 1 1 1 1
12 1 1 1 0
13 1 1 1 1
14 1 1 0 1
15 0 0 1 1

За даними таблиці 7.3 побудуємо часові діаграми (рис. 7.7).


Рисунок 7.7 – Часові діаграми синхронного двійкового лічильнику, що
віднімає, зі крізним переносом на базі JK-тригерів

3. Досліджуємо структурну схему синхронного лічильнику, що


підсумовує, зі крізним переносом, який має модуль 10 на базі JK-тригерів (рис.
7.8).

Рисунок 7.8 – Структурна схема синхронного лічильнику, що підсумовує,


зі крізним переносом, який має модуль 10 на базі JK-тригерів
Створимо імітаційну модель в NI Multisim структурну схему синхронного
лічильнику, що підсумовує, зі крізним переносом, який має модуль 10 на базі
JK- тригерів (рис. 7.9).

Рисунок 7.9 – Імітаційна модель в структурної схеми синхронного


лічильнику, що підсумовує, зі крізним переносом, який має модуль 10 на базі
JK-тригерів

Дослідження синхронних недвійкових лічильників (модуль рахунку за


вказівкою викладача) зі крізним переносом. Зібрати схему синхронного
двійкового-десяткового лічильнику, що підсумовує, зі крізним переносом на
базі JK-тригерів (див. рис. 7.8), виконати її налаштування та переконатися у
правильності функціонування в статичному режимі. Дослідження виконати
аналогічно п. 1. Зафіксувати стани лічильнику на індикаторах та занести їх до
таблиці 7.4, навести часову діаграму роботи лічильнику за тактами.
Таблиця 7.4 – Можливі стани синхронного двійково-десяткового
лічильнику, що підсумовує, зі крізним переносом на базі JK-тригерів
№ 𝑄3 𝑄2 𝑄1 𝑄0
1 1 1 1 1
2 1 1 1 1
3 1 1 1 1
4 1 0 1 0
5 0 1 1 1
6 1 1 1 1
7 1 1 0 1
8 1 0 1 0
9 1 1 1 1
10 0 1 1 1
11 1 1 1 1
12 1 0 1 0
13 1 1 1 1
14 1 1 0 1
15 0 1 1 1

За даними таблиці 7.4 побудуємо часові діаграми (рис. 7.10).


Рисунок 7.10 – Часові діаграми синхронного двійково-десяткового
лічильника, що підсумовує, зі крізним переносом на базі JK-тригерів

Висновок: вивчив принцип роботи, основних параметрі і характеристик,


схем побудови синхронних лічильників на базі JK-тригерів. Були побудовані і
перевірені таблиці станів синхронних лічильників на базі JK-тригерів. А також
побудовані часові діаграми, які відповідають даним з таблиців станів. З цього
можливо сказати, що JK тригер - синхронний двоступеневий тригер, який
змінює свій внутрішній стан по передньому фронту на вході «C», в залежності
від стану входів «J» і «K», і копіює свій внутрішній стан на вихід по задньому
фронту на вході «c».

You might also like