You are on page 1of 5

Цифрова и микропроцесорна техника 2020

ИЗСЛЕДВАНЕ НА МУЛТИПЛЕКСОРИ

I. ТЕОРЕТИЧНА ЧАСТ

Мултиплексорите са сложни комбинационни схеми, които служат за превключване на


един от няколко входни двоични сигнали към един изход. На фиг.1 е показана
логическата структура на четиривходов мултиплексор, реализиран с логически
елементи NAND.

X1

X2

X3

X4

C1 C2 C3 C4
Фиг.1.

Мултиплексорът има четири информационни входа, на които постъпват логическите


входни променливи X1 – X4 и четири управляващи входа C1 - C4. В определен момент
от времето само на един от управляващите входове се подава сигнал логическа „1”.
Информацията от съответния информационен вход се превключва към изхода на
мултиплексора.

Изследване на осемвходов мултиплексор

На фиг.2 е показана блоковата схема и таблицата на истинност на осемвходов


мултиплексор (интегрална схема 74151). На входовете D0-D7 се подава входната
информация. Изборът на входа, който ще се включи към изхода на мултиплексора, се
Цифрова и микропроцесорна техника 2020

определя чрез адресните входове A0, A1 и A2. Мултиплексорът има допълнителен


разрешаващ вход W. Когато на този вход се подаде сигнал логическа „1”, на изхода Y се
получава сигнал логическа „0”, независимо от състоянието на входната информация и
състоянието на адресните входове (мултиплексорът е забранен). Изходната
информация се появява едновременно в права и инверсна форма съответно на
изходите Y и !Y, при логическа „0” на разрешаващия вход.

W A2 A1 A0 Y
0 0 0 0 D0
0 0 0 1 D1
0 0 1 0 D2
0 0 1 1 D3
0 1 0 0 D4
0 1 0 1 D5
0 1 1 0 D6
0 1 1 1 D7
1 X X X -

Фиг.2

Изследване на четиривходов мултиплексор

На фиг.3 е показана блоковата схема и таблицата на истинност на четиривходов


мултиплексор /74153/.

Схемата включва два самостоятелни мултиплексора, управлявани от общите адресни


входове A0 и А1. Всеки от мултиплексорите има разрешаващ вход W1 и W2.
Цифрова и микропроцесорна техника 2020

W1 W2 A1 A0 F1 F2
0 0 0 0 D0 D0
0 0 0 1 D1 D1
0 0 1 0 D2 D2
0 0 1 1 D3 D3
1 1 X X - - Фиг.3

На фиг.4 е показана схемата и таблицата на истинност на двувходов мултиплексор


/74157/. В зависимост от логическото състояние на сигнала, подаден на адресния вход
S, един от двата входа на всеки от четирите мултиплексора се комутира към съответния
изход. Сигналът за разрешаване (W) е общ за четирите двувходови мултиплексора и
при логическа „1” на изходите на мултиплексорите има стойност „0”, независимо от
входната информация.
Цифрова и микропроцесорна техника 2020

S W F1 F2 F3 F4
0 0 A1 A2 A3 A4
1 0 B1 B2 B3 B4
X 1 - - - -

Фиг.4

Реализация на произволна логическа функция с мултиплексор

Мултиплексорите могат да се използват за „икономично” построяване на схема,


реализираща произволна логическа функция на няколко входни променливи в
таблична форма. Такава задача може да се реши и чрез използване на основните
логически елементи, като от табличния запис се преминава в аналитично представяне,
при което се използват законите на булевата алгебра и методите за минимизация.
В много случай, особено когато възможностите за минимизация на функцията са
малки, чрез използване на мултиплексори се получават икономични схеми със
значително по малък брой интегрални схеми. При това се налага да се прибягва до
методите за минимизация.

На фиг.5а и 5б са показани схемите на логическата функция от таблица 1, реализирани


съответно с осемвходов мултиплексор и четиривходов мултиплексор.
Цифрова и микропроцесорна техника 2020

X3 X2 X1 F
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 1
1 1 1 1

Таблица 1

Фиг.5а

Фиг.5б

You might also like