You are on page 1of 6

Switched Class E/F Power

Amplifier

김도원 오종화 이동근


Class E – Power Amplifier
Class-E 전력 증폭기의 이상적인 회로

nt Off On
re
ur
C

e
g
• Duty cycle = 50%
a
• TR On resistance = 0 lt
Off-resistance = ∞ Vo
• L1 이상적인 bias choke
• Load resistance RL 을 제외한
이상적인 회로에서의 손실 없음
• C0, L0 동작주파수에 해당되는 1 차
harmonic 성분만을 sin 신호형태로 • C : TR 의 output capacitance,
부하저항에 전달 parastic capacitance
• L 은 출력전압과 스위치 양단의 전압
간의 위상을 변화시킨다
Class E – Power Amplifier

•전압 및 전류의 waveforms


CMOS Class-E Power Amplifier
Design[2]
•출력전력에 따른 전력증폭
기의 바이어스 전압을 적절하
게 조절

•ADS 시뮬레이션 결과
•입력신호 크기 : -1dBm
•Bias 전압 Vg: 0.6V
Vd: 2.5V

0.13um 공정을 이용한 CMOS class-E 전력증폭기

전압과 전류파형 시뮬레이션 결과 시뮬레이션 결과


Class F – Power Amplifier
Class-F 전력 증폭기의 이상적인 회로
도 - 전압과 전류의 하모닉 성분을 이용하여 효율을 증
가.
DC blocking
- ① 의 LC 공진회로는 3 차 하모닉 성분에 대해서 공
cap 진.
- ② 의 LC 공진회로는 기본 주파수에 대해서 공
진.

-전압과 전류 파형이 신호 주기 동안 overlap 없이 동


작.
-전압의 홀수 고조파 임피던스를 조율하여 출력단에서
① 구형파의 전압 파형이 되도록 조율 .
② -전류의 파형은 고조파 임피던스를 조율하여 출력단에서
전압의 파형과 겹치는 부분이 최소화 되도록 조율 .

LC 공진회 -결과 , 소자에서 소모되는 순간 DC 전력이 0 이


로 되어
100% 효율을 얻을 수 있음 .

Ideal class F power amplifier 의 전압 전 전류 , 전압 의 하모닉 증가에 따른 효율 증


류 파형 가
reference
1. Class E A New Class of High-Efficiency Tuned Single-Ended Switching Power
Amplifiers
- NATHAN O. SOKAL, ALAN D. SOKAL

2. 다중 안테나 시스템을 위한 CMOS Class-E 전류증폭기의 효율 개선에 관한 연구 . 김형


준 , 주진희 , 서철헌

3. High Efficiency Switched-Mode Power Amplifiers For Wireless Communications.


David K. Choi

4. 2.14-GHz 대역 고효율 Class-F 전력 증폭기 개발 . 김정준․문정환․김장헌․김일두․전명수


․김범만

You might also like