You are on page 1of 8

维普资讯 http://www.cqvip.

com


998年 2月 通 信 学 报 V ol 19 N O.2

第 19卷第 2期 JOURNAL OF CHI


NA I
NSTI
TUTE OF COMMUNI
CATI
ONS Febr
uar
y 1998

种用于 SDH 2Mbi


t/s支路输 出口的全数字锁相环


z 大 0
094)

的改进措施 ,
便其具有一个相 对较宽的牵出范围・
从 而可 用 来恢复 E1支路信号的时钟。经硬件
实验证 实,
完全可以满足 I
TU—
T对抖 动抑村特性 的要 求。由于数字集成 电路技术成熟 .
集成度远
远高于模拟集 成电路 ,
因而采用垒数字链相 环对系统的集 有 显 益处。 ,

煳调 塑 孝
西j/
{乱 、
An Al
l—di
git
alPhas
eLocke
d Loopf
or2Mbi
t/s ,
De
map
pingi
nSDH Ne
two
rk ?
j“'


Yang Zan Ge Ni
ng ShiFuqi
ang Feng Chongxi

Depar
tmentofEl
ect
roni
cEngi
nee
ring,Tsi
nghuaUni
ver
sit
yt1
]ei
ji
 ̄ 100084)

Abst
ract I
n t
his paper,a se
<:ond ̄
order a【
Idi
gLt
aIPhas
e—Locked Loop PLL wit
h a ver
y narr
ow

ba
ndwi
dth i proposed.and so1
33ey
tonl
ine
ar met
hods ar
e used s
othat t
his PLL hasa muc
h wi
der

pul
l—Outr
ange.Thi
s PLL coul
d be use
d t
o rec
over t
he E1 c
lock t
hat i
s demapped f
rom .TU—l2


igna1
.Iti
s proved by har
dwar
e experi
ment t
hatt
he perf
ormance ̄

ai2me
etthe l
TU —
T re
commen—

dat
ion.Al
ldi
git
alc
ircui
tsf
ire use
fuli
n Vl
S Idesi
gn.

Key words Synchroncus Di


git
alHi
erar
chy,Phase Locked Loop・
Jit
ter

1 引言

在通 信网 中 .
时分复 用系统往 往采用类似 码速调 整技术 来传递 定时信 息 。
这就 要求 在收 端
进行 平滑锁相 以滤 除抖动 保证 定时 质量 在中低速 率我 们可以利用 高速钟 采用传 统数字化 理
论 来进行 定时信 号的 处理 ,
完成 对输入 定时信号 的量 化 、
数 字 滤波 和定 时综 合 ,
实 现全 数字锁
相环 。由于这 种锁相 环在 系统 中数量 较大 ,
例 如在 跳群 中有 16个 E1接 口 ,
在 STM一1中有 63
个 E1接 口 ,
所 以 电路 的简化是 必须 考虑 的一 个重 要 因素。传统数 字化理论 在这里 表现为 简单
的取 整 ,电路 往往对 应 的是采 样或 吞吐脉 冲 ,
形 式较 为简单 ,
不是难 点 。技术 的关 键是 将量 化、
滤 波和综 合有机地结 合起来 ,
形成~个 简单 实用的 电路 这样 才能发挥 传统数 字化理论 简单的
优点 ,同时又能保证锁 相 环的性 能
SDH 系 统采 用指针 和 比特调 整来 容纳 PDH 支路信 号 的频 率抖 动和 漂 移0]
,由于 采用 指
针 调整 可 能会 引起 PDH 支路 输 出信号 很大 的相 位 跃变 和伴 随的抖 动 ,
因此 在 SDHt ̄ SDH
边界 支路输 出 口需要 采用 解同步 器来减 少其抖 动的 幅度 。一般来 说 E1口支路 的解同步 器可


维普资讯 http://www.cqvip.com

第 2期 扬 赞等 :一种用于 SDH ZMbl


t/s支路 输出口的垒数字锁相 环

以分为两类 。
一类解同步器可以由比特泄漏 电路和一个中等带宽的锁相环构成 ,
但 固定 比特泄
漏不易满足相位平滑的要求 ,
而 自适应比特泄漏又牵涉到 比较复杂的算法 ,
在实现上并不简
单。另一类解同步器则是利用带宽很窄的锁相环对指针调整引起的相位跃变进行直接滤波 ,但

般 电路实现难度较大 。本文就利用数字电路构成带宽极窄的锁相环来实现 E1(


2.0
48Mb/
s)
口解 同步器问题进行 了理论与实验分析, 证明此方案可行 。文 中第一部分给出了电路结构 , 第
二 部 分 为 电路 的 指标 要 求 ,
第 三部 分 是 电路 分析 ,
第 四部 分 就 参数 选 择 进行 了讨论 ,
第五部分
讨论展宽锁入范围问题 ,
第六部分是硬件实验结果,
最后是结论 。

2 电路 结构

数字 锁相 环也 有 两种 构成 方式 ,
基 于 DSF算法 的锁 相 环 与 直接 处理 式 的锁 相 环 ,由于
后者不涉及并行算法 ,
因而在结构上一般都不太复杂。本文所讨论 的, 是一个用于 E1口支路
信号平滑的二阶数字锁相环 其结构较简单 ,
适于用 ASI
C实现 ,
并且经实验验证 ,
可以满足平
滑抖 动 的要求
下面是这种电路的原理框图:

圉 1 钺 相 环 的 电路 原 理 图

这是一个直接处理式 的锁相环,
除 了鉴相器 PD外 ,
其余部分都是具有不 同分频比的计数
器(
图中的参数是相应的分频 比)
。这个锁相环的核 t

-是一个可控分频比的计数器(
计数器 2),
其分频比由一个加/
减计数器(
计数器 1)
的输出(
udv)
控制 ,
因此在稳态工作的情况下,
鉴相信
号应保持半占空状态以维持稳定的分频数 ,
从 而可以消除静态相差 。为保证锁相环 能稳定工
作,
也用鉴相信号经分频后直接控制分频器 2的使能端,
在输入信号偏离 中心频率较大 ,
加/减
计 数器 计 满时 ,
仍可 以一 阶 环的方 式工 作 。

3 指标要求

根据 I
TU—
T 的 建议 ,
E1口支 路信 号 的抖动 测试 应 先通过 一组 滤波 器 ,
具体 指标 如下
滤渡器特性 最大峰值抖动

^ 高通 ^ 高通 ^ 低通 | — fL ft—j

2OH£ 18kH 100kHz O.4U1 0.075U I

Z0
dB/
dec 20r
iB/dec 20r

B/de

为 消 除锁 相环 输 出信 号 的 静态 相差 ,
应 采用 二 阶 环 ;为 了达 到 带 内增 益 不 超 过 0.5dB的

r_
_ 厂一
r_T
1I
维普资讯 http://www.cqvip.com

通 信 学 报

要求 ,
阻尼 系数 应不小 于 1.76[
1]

TU一
12上 的一次 指针 调整 将 引起 8UI的抖动 ,
相当 于一个 阶跃 函数
AO): Ao 0) A 一 8
相 应的拉 氏变 换为

A“ )一

二 阶锁 相环 的传递函数 为

高通 滤波 器的传递 函数 为

(s) 一 4

因此锁相 环的剩余 抖动 可以表 示为


A 0 )= A(s)H lO )H 2O )

; 。×
辩 x
所 以剩余抖 动 的峰值 可近 似表示 为

A × 警 署 ㈤
取 }=4,
则 应 小于 0.75,
相 应的 3
dB带 宽约 为 1Hz。
另外 ,
锁 相环稳 定工 作的动 态范 围应 大于相 应 E1口支 路信号 的频率容 限 3X1
0~。

4 原理分析

鉴相器 (PD)采用单 D 触发 器 ,
K 1,
无静态相 差 时两个输 入信号 反相 。如 不考虑两 个输
入 出信 号间 的 固定相 差 ,则鉴 相器 的输 出信 号 (
ul与 “2问 的相 差)可 以表示 为
pd = X (
ul— u2)

为下面 推导 方便 起见 ,
这里 pd与 “l、2均采 用 UI作为单 位 。由单 D 鉴相器 的工作模 式
可知 .
p 在 一个 鉴相周期 (约等于 输入 出信号 的周 期 )内是 一 个具有 可 变 占空 比的方 波 ,
其取
值 应在 士0.5之 间 ,
对 应于 其 占空 比。 由于 l、
“2分 别是输 入 出信号 经过 Ⅳ 分 频后 的方波 信
号,
p,t相 当于是 输入 出信 号 间的相差 除以参数 后 的结果 。
加/减 计数器 (
计数 器 1)的加/减 控制端 接 鉴相器 的输 出信 号 p ,当 d为高时 ,
计 数器 1
进 行加计 数 ‘
钉 当 pd为低时 ,
计 数 器 1进行减 计数 。因此 当一 个鉴相 周期 结束时 ,
计 数器 的值
的变化 量取决 于 pd的占空 比 ,
亦即取决 于 pd的值 。这 一过程具 有 累加性 ,
因而 总体 上计 数器
的值正 比于各个鉴相周期 中户d的值的累加的结果 .
对应于连续信号的情况,
即相当于积分的
效果 。计 数 器 1可分 为两部分 ,
低 位部分 不输 出 ,
相 当于除 以参 数 L,
高位部 分共有 d位输 出 ,
可以表 示为
“ =
』 × ×山

2 ×

其 中 一 是锁相 环 电路的 主时钟频 率 ,


亦 即计数 器 1、2、
3及 【
)cQ 的 计数 时钟频 率
计数 器 3是 一个 简单 的除 Ⅳ 计 数 器 ,
其 使 能端 也接 在 鉴相 器 的转 出 信号上 ,当 户 为 高

厂 1 Ⅷl̈
维普资讯 http://www.cqvip.com

第 2期 扬 赞等 :
一种用于 SDH 2Mb
it/
s支路辖出 口的全数字截耜环

时,
计 数器 3进行 加计 数 ;而当 为低时,
计 数器 3处于 保持 状态 。
与 计数 器 1相 比 ・
相 当于 只
叶加不计 减 ,
' 因 此其 进位信 号可 表示 为
CaO1 一 pd +

这 里进 位信 号用 其 占空 比表 示 ,
并认 为其 脉 冲宽度 为 一个 时钟 周期 。由于在稳 态 下鉴相 输
出应为 o,
∞。1。一 。

计 数器 2的分频 比 由计数器 1的输 出控制 ,


其 使能 端 由计 数器 3的 进位 信号控 制 ,
因此 其
进位 信号 有 如下关 系
cao2 一 1 - caol
∽ U 十 L

其 中参 数 C表示 计 数器 2的固有 分频 比 。
DCO实 际上 也是 一个 除 K 计 数器 ,
并 由计 数器 2的进 位信 号控 制其 输 出相位 。考虑 到实
现 上 的方 便 ,
可 以将 锁相 环 的 中心频 率 适 当 调高 ,
则 对 DCO 的控 制 只包 括 延迟 控 制 ,
而不必
使输 出相 位超 前 。如 采用 半脉宽 延迟 技术 ,
可 以把 一个 扣除 过程 分解 成 两部分 ,
从而 使锁 相环
的 固定输 出抖 动 减小 一半 ,
而不 影响对 环路 性 能 的分 析 。

‰一』 出
这里 是输 入 出信号 的相 位 ,
其 单 位也 用 uI表 示 。
因为

cdoz一

1 一 caol0 1 1 一 c∞ 1。

duo
—4-C — udo
o-+Ca
!"
“~ 瓦 :
— 。
一 —

K一 一 _ 了:
L :—叉
K一 一 丽

』 一』 出
+ × ̄

oo

出+』 × d

圉 2 传递函数模型


Ⅲ 厂T_
_
1=

维普资讯 http://www.cqvip.com

通 信 学 报 19
98舡

其中
K ,一 面

K一2
× -× {

K 一 _ 丽 -
由此 可得锁 相 环 的传递 函数 为

肌一 岛
K1
K + K1
K2

(3)
+ Kl
K + K1
K2

2 s+ 。

s + 2 + 。

所以


、,Kl
K2
(4)


告Kt
K2/


K3


(5)

N× _
二 7而

5 参数选 择

锁相环的保持范围(
采用下面讨论的方法后 ,
也即锁相环的牵出范 围)由参数C和 d(
udv)
决定 ,
如下
△I— f一 一 t~


c + d )一 1

(c +
×

‰ 一 2 一 1
(6)
du 一 0

3dB带宽 为

(7)
b一 2 + 1

由式 (
4)与式 (5)可得

Bm 2 ×

『j I¨
jI
维普资讯 http://www.cqvip.com

第 2期 扬 赞等 :
一 种 用 于 SDH 2M b[
t/s支 踏 精 出 口 的生 数 字钝 相 环 -49

而 /去 、 (


对实 际 的应用 ,
应 使锁 相环 的 牵 出范 围大于 E1信号 的频 率容 限 3/l0 (
约 600
Hz),
3dB
带 宽小于 1Hz,且阻 尼系数 大 于 2 由式 (
6)、
式 (8)
及 式 (5)可 以选 出一 组适 当 的参 数 。

6 关 于展宽牵 出范 围的讨论
按 照 锁 相环 的 线性 模 型 Es].
牵出范围(
锁 相 环稳 定 工 作 的 动 态 范 围 )与 3dB带 宽 的值 相
差不多 ,因此极窄的 3 dB带宽与大于 6 0
0Hz的牵出范围成为一对矛盾。要解决这一矛盾 ,
需要
采用 一些 非线 性 的改 进措 施踟来展宽 锁 相环 的牵 出范 围 。

旦输入信号的频差超过锁相环稳定工作的动态范 围,
即相 差超过 x时输出信号的频率
仍然 追不 上输 入信 号 的频率 ,
则 相差 信号 会 出现 不稳 定现象 ,
导致 加 /减计 数 器不 能正 常工 作 。
在这种情况下 , 可用相差门限控制方法, 强制使相差信号保持稳定。考虑到输入信号的抖动较
大 ,门限 的宽度 不应 过 窄 ,
保 证 在正 常工 作状 态下 不会 引入 附加 的抖 动 。
如门限的宽度选 P,
当输入信号的频率较高时,
相差可表示为
pd 一 + (9)

其 中[-]表示 取 整函 数 ,
d,是输 入 出信号 闻 的频 差
由 E1信 号 的频 率 容 限 (3/10 )可知 ,由频 差 导 致 的相 差 在 一个 采样 周 期 内变 化 不 大 ,
因此 可近 似地 认 为 为 一常数 .

又 由前 面的推 导 可知
c+ 一 1+ 蕊1 +
, 、 .

一 ×— — 丁


,=譬 ×(一p
d一 】
× × △ d”

血 d = 2× d × × 血

所以

:—— __
所以

(10)
2× / pd / I1 一爷 一南 l
如起 始颜 差 为 3/l0一 ,
从非 线性 状 态过 渡到 线性 工作 状 态大约 需要 几十 到数 百秒 。
另 外 ,当相 差 越 界 时 可 以控 制 L 的 值 使其 显 著 减 小 ,
则 加 /减计 数 器 的 计 数 过程 大大 加
快,
从 而 可 以加快 频率 牵 引的过 程 一般越 界指示 与 鉴相 信 号 同步产 生 ,
因此 由相 差 的表达 式
可 以得 出 ,

_
_
1『l
~nlI
维普资讯 http://www.cqvip.com

通 信 学 报 1
998年

No
H= …

△, (
11)
Ⅳ 是 整数 ,即每 Ⅳ。
“个 鉴相周期 中会有 一个 鉴相周 期发生 相位越 界 的情 况 。由于起始 情
况下 4,的值 较大 .
因而发 生相位 越 界的情况 较频 繁 。随 着频差 的减小 ,
相 差越 界的情 况会越
来越少 发生 。采用这种 方法后 频率牵 引过程将 会有所 改善 。
随后锁 相环 进入线 性工 作范 国 ,
将按 照一般 二阶 锁相 环的 工作方 式 完成频 率 与相位 的捕
捉与 跟踪过 程 。
当输入信号 的频率 较低时 的分析方 法类 似 ,结果是 一样的 。
采 用以上方法 后 ,
锁 相环稳 定工作 的动态范 围大大增 加 ,
在原 来锁相 环稳 定工 作 的静 态范
围内的频率跳变 都可 以锁 定 ,
即锁 相环 的保持范 围与牵 出范 围相 同 ,
均可 用式 (
6)表示 。

7 硬件实验

先 对从 SDH 的 Tu一
12分 接而得 的 E1信号 的高频抖 动进行 匀精 ,
然 后利 用上文 所述 的锁
相 环对 其进行 匀滑 ,
下 面是实验 的结果 。
7.1 与 TU一
12时钟 匀滑 有关 的特性
糟 出抖动
指针测试序列
f — f‘ |3
一 f‘

极性相反的单指针 0.054U1 0.023


UI

规划 单 指 针 加 一个 积 指 针 O.
097U1 0.02椰 T

精一十指针的规则单指针 O.
097
UI O.023UI

规 则 双 指针 1
53U1 0.097
UI

锁相环 稳定工 作的 动态范 围与静 态 范围一样 ,


实测 值 为 3.66×10 (
约 700Hz)。起始频 差
为 3×10 时 ,频率牵 ;I
时间约 为 7s,
相位恢 复 半占空状 态大 约需要 3
0s(
未 采用有关 的非线性
改进 措施时 ,
鼓 小时后 亦 不能锁 定 )。
7.2 锁相环 的频率 特性
下 图是 当输入 无抖动 时 ,
不 同频 率的输 入对输 出抖动 的影响


帅 .。
0 0 枷 ・
20 0 舯 ●D 鲫 釉 I

ppm

围 3 镀相 环在无输入抖动时输出图
下 图是锁 相环 的幅频特性 (
测试 时输入抖 动为 10UD

8 结论
通过 硬件 实验 可 以证实这 种方案可 用于 SDH 系统 ,
甩标 准测 试序 列测 试所得 的输 出剩 余
抖动 明显小 于 1
Tu—
T 的建议 实铡输 出抖 动 的值 比理论 计算所 得的值 略大 ,
应 与测量仪 器误
差 与系统 的本 底误差 有关 。由于 极低频 的单频抖 动 的产 生与测量均 很困难 ,
无法实测 出锁相环
维普资讯 http://www.cqvip.com

第 2期 扬 赞等,一种用于 SDH 2Mb


it/
s支路糖出 口的全散字锁相环

圈 4 就 相 环 的 幅顿 特 性

完整的 幅频特性 ,
而 在高频 段 (1
0Hz以上 )
锁 相 环的输 出剩余 抖 动受 其 固定输 出抖 动 (由最 小
调整 间隔决定 )的影响较大 ,
因此无 法判 别 实测 值 与理论值 之 间的误差 。但 利用 ASI
C设计仿
真 工具进行 软件仿 真 ,
在满 足小信号 的条件 下进行参 数估计 ,
所得的值 与理论值 的差别 均小于
5 .
符合得较 好 ,
可 以闻接证 明其频率 特性与理 论值极 为接近 。
对频 率牵引时 问的测量 由于方
法所 限 ,
测量误 差很大 ,
但 可证 实其 与理 论计算所 得 的值 数量 级相 同

参 考 文 献

1 O ̄
Ir
erlI
4 L Syn
chr
onoos d i
tslhi
era
rchy by
tep
oin
terj
岫ti
f at
i0n V
 ̄EJt
IB VG-
12 ps
ylo ̄d bi
t st
ifi
cat
ion e ̄
[ec
ts.
Telecor
trnuni
csti
on S ̄ tem ,】995,6(1):97~ l05

2 Mi
leantA,
Mil
li
onS,
Hine
diS・
Che
ng U.Thepe
rf。I

Bl
 ̄tl
CeOIt
heal
1.di
git
aldat
atr
ansi
tiont
racki
ng l
oopus
ingn
onl
ine
ar


aul
 ̄is.1
EEE T趣nson Comr
aun,
1995,
“(2/3/
4){
1202 ̄ 1215
3 Fi
tzM .
Cra
merR.A pedor
msnc
ean ys
i3 Bdl
git
a[PLL bBs
edM PSK de
modul
ato
r.1
EEE Tra
n ̄onCom mun・
1999,
43

(2/3/
4)t
1192~ l
Z01

4 韦乐平 .光同步教字传辖两 .北京 ;


人民邮电出版杜 .
1993
5 万心平 .
张厥盛,
郑继 醇 .镀相技术 .西安 ;
西安电子科技大学 出版社 .
1991
6 Br
yukha
 ̄ovY.
Cont
r0loft
hedur
ati
onoft
het
rans
iet
ttsi
ndj
gna
lphss
elocke
dlo叩 s
yst
em.Te
lec
omm un
lea
tiomsa
ndRB

d Eagi
neer
i ̄ ・
1992,
47(
7),
13~ 1

(1
996-
11—
16收到 .
19 ̄7—
10-
06改 定 )

You might also like